Surface Roughness Effects on Polycrystalline silicon Thin Film Transistor

계면 거칠기가 다결정 박막 트랜지스터에 미치는 영향

  • Choi, Hyoung-Bae (School of Electrical Engineering, Seoul National University) ;
  • Park, Cheol-Min (School of Electrical Engineering, Seoul National University) ;
  • Han, Min-Ku (School of Electrical Engineering, Seoul National University)
  • 최형배 (서울대학교 공과대학 전기공학부) ;
  • 박철민 (서울대학교 공과대학 전기공학부) ;
  • 한민구 (서울대학교 공과대학 전기공학부)
  • Published : 1997.07.21

Abstract

엑시머 레미저를 이용한 다결정 실리콘막과 게이트 절연막 사이의 계면 거칠기를 개선하기 위해 변형핀 방법의 레이저 어닐링으로 다결정 실리콘 박막 트랜지스터를 제작하였다. SEM(scanning electron microscope)으로 활성층과 게이트 절연층과의 표면 이미지를 관찰한 결과 기존의 레이저 어닐링 결정화에 의한 것보다 계면 거칠기 정도가 상당히 줄었음을 관찰 하였다. 이렇게 개선된 계면 거칠기가 다결정 박막 트랜 지스터의 성능에 미치는 효과를 분석하기 위해 기존의 방법으로 제작된 소자와 계면 거칠기를 줄인 소자의 여러 가지 전기적 변수들(문턱 전압 기울기, 문턱 전압, 누설 전류)을 비교해 보았다. 우리는 또한 계면 거칠기와 다결정 박막 트랜지스터 소자의 상관 관계를 보기 위해 컴퓨터 시뮬레이션도 함께 병행하였다. 시뮬레이션을 통해 거친 계면 부근의 전계 집중 효과 같은 것으로 인해 소자의 성능이 저하된다는 것을 알 수 있었다.

Keywords