An Architecutre of Low Power MPEG-1/2 Layer-III Decoder Using Dual-core DSP

이중코어 DSP를 이용한 저전력 MPEG-1/2 계층-III 복호화기의 구조

  • Lee Kyu-Ha (Electrical and Computer Eng., Yonsei University) ;
  • Lee Keun-Sup (Electrical and Computer Eng., Yonsei University) ;
  • Hwang Tae-hoon (Electrical and Computer Eng., Yonsei University) ;
  • Oh Hyun-O (Electrical and Computer Eng., Yonsei University) ;
  • Park Young-Chul (CSPR, Yonsei University) ;
  • Youn Dae-Hee (Electrical and Computer Eng., Yonsei University)
  • Published : 2000.07.07

Abstract

본 논문에서는 DSP와 RISC 마이크로 콘트롤러의 결합으로 구성된 이중 코어 DSP를 이용하여 휴대장치에 적합한 저전력 MPEC-2 계층-III 복호화기의 구조를 제안하고 실시간 시스템을 구현하였다. 제안된 시스템은 디지털 오디오 데이터 처리부와 시스템 제어 정보처리부로 나누어 병렬처리가 가능한 구조이다. 디지털 오디오데이터 처리부에서는 DSP의 강력한 산술연산기능으로 MPEG 복호화 알고리듬을 수행하며 시스템 제어부에서는 마이크로 콘트롤러의 장점인 저가, 저전력의 제어 기능으로 사용자 인터페이스 및 파일 관리, 비트스트림 제어를 담당하도록 구성된다. 입력부에서는 Multi Meadia Card(MMC)를 지원하고, PC와 호환 가능하도록 파일 관리 시스템으로 운용되며 직렬 통신의 데이터 전송과 16비트 해상도 및 최대 48kHz 표본화주파수로 스테레오 출력이 가능하다. 구현된 시스템은 이중 코어를 이용하여 DSP의 연산량 및 동작속도의 감소로 인한 저가, 저전력의 효과로 인해 휴대장치에 적합하다.

Keywords