Design of a 2.5Gbps CMOS CDR for Optical Communications

광통신 응용을 위한 2.5Gbps CMOS CDR회로 설계

  • Kim, T.J. (Dept. of Electronic Engineering, University of Incheon) ;
  • Park, J.K. (Dept. of Electronic Engineering, University of Incheon) ;
  • Lee, K.H. (Dept. of Electronic Engineering, University of Incheon) ;
  • Cha, C.H. (Dept. of Electronic Engineering, University of Incheon) ;
  • Yu, C.G. (Dept. of Electronic Engineering, University of Incheon)
  • Published : 2008.10.31

Abstract

본 논문은 $0.18{\mu}m$ CMOS 공정을 사용하여 2.5Gb/s CMOS CDR을 설계하였다. CML type의 논리게이트를 이용하여 보다 높은 주파수의 대역의 데이터를 복원하기 위한 위상비교기(PD)와 PD의 up과 down신호를 지연없이 루프필터(LF)에 공급하기 위한 전하점프(CP) 그리고 외부 스위치를 통해 VCO이득을 조절할 수 있는 링 타입의 VCO로 구성되었다. 또한 VCO의 부담을 줄이기 위하여 half-rate 클럭 테크닉을 사용하였다. Cadence tool을 사용하여 모의실험 및 layout을 하였다. VCO이득은 100MHz/V이고, 클릭 jitter는 rising일 때 27ps, falling일 때 32ps로 우수한 결과를 얻을 수 있었다. 테스트칩 제작은 매그나침 $0.18{\um}$ CMOS 공정을 이용하였다. 칩 사이즈는 PAD를 포함하여 $850um{\times}750um$이다.

Keywords