Positive Shift of Threshold Voltage in short channel (L=$1.5{\mu}m$) P-type poly-Si TFT under Off-State Bias Stress

P형 짧은 채널(L=1.5 um) 다결정 실리콘 박막 트랜지스터의 오프 상태 스트레스 하에서의 신뢰성 분석

  • Lee, Jeong-Soo (School of Electrical Engineering and Computer Science, Seoul National University) ;
  • Choi, Sung-Hwan (School of Electrical Engineering and Computer Science, Seoul National University) ;
  • Park, Sang-Geun (School of Electrical Engineering and Computer Science, Seoul National University) ;
  • Han, Min-Koo (School of Electrical Engineering and Computer Science, Seoul National University)
  • 이정수 (서울대학교 전기컴퓨터공학과) ;
  • 최성환 (서울대학교 전기컴퓨터공학과) ;
  • 박상근 (서울대학교 전기컴퓨터공학과) ;
  • 한민구 (서울대학교 전기컴퓨터공학과)
  • Published : 2009.07.14

Abstract

유리 기판 상에 이중 게이트 절연막을 가지는 우수한 특성의 P형 엑시머 레이저 어닐링 (ELA) 다결정 실리콘 박막 트랜지스터를 제작하였다. 그리고 P형 짧은 채널 ELA 다결정 실리콘 박막 트랜지스터의 오프 상태 스트레스 하에서의 전기적 특성을 분석하였다. 스트레스하에서 긴 채널에서의 문턱 전압은 양의 방향으로 거의 이동하지 않는 (${\Delta}V_{TH}$ = 0.116V) 반면, 짧은 채널 박막 트랜지스터의 문턱 전압은 양의 방향으로 상당히 이동 (${\Delta}V_{TH}$ = 2.718V)하는 것을 확인할 수 있었다. 이런 짧은 채널 박막 트랜지스터에서 문턱 전압의 양의 이동은 다결정 실리콘 막과 게이트 산화막 사이의 계면에서의 전자 트랩핑 때문이다. 또한, 박막 트랜지스터의 누설 전류는 오프 상태 스트레스 하에서의 채널 영역의 홀 전하로 인하여 온 전류 수준을 감소시키지 않고 억제될 수 있었다. C-V 측정 결과는 계면의 전자 트랩핑이 드레인 접합 영역부근에서 발생한다는 것을 나타낸다.

Keywords