역률 개선 기능을 가진 밸리필 플라이백 컨버터의 실용적 설계 및 구현

Practical Design and Implementation of Valley-Fill Flyback Converter Having Power Factor Correction

  • 발행 : 2016.07.05

초록

통상적으로, 기존 단상 AC 전원용 플라이백 컨버터는 75W 이상의 조건에서 역률개선회로를 채용하게 된다. 이에 따라 2-Stage 형태의 회로를 구성해야 하기 때문에, 회로의 부품 수 증가 및 전력 효율을 낮추는 단점이 동반된다. 또한, 다수의 자성소자(인덕터, 트랜스포머) 사용이 필수적이며, 이는 회로의 부피 및 원가 상승의 주요한 원인이 된다. 본 논문에서는 역률 개선 기능을 가진 밸리필 플라이백 컨버터의 실용적 설계 및 구현 방안을 제시한다. 더불어, 밸리필 정류기의 전해 커패시터 Short 시 방폭 문제를 해결하기 위한 OVP(Over Voltage Protection) 회로의 실용적 설계 방법을 제시하여 제안 회로의 양산 가능성을 증명한다. 본 논문에서는 제안 회로의 이론적 특성을 분석하고, 78W 급 플라이백 컨버터 시작품의 실험적 분석을 통해 그 타당성을 검증한다.

키워드