Circuit Design Method to Solve the Processing Error and the Processing Speed Decreasing Problems in Multi-core Hardware In-the-Loop Simulation

Hardware In-the-Loop Simulation의 다중 코어 연산시 발생할 수 있는 연산 오류 및 연산속도 저하를 해결하기 위한 회로 구성 기법 제안

  • CHAE, BEOM-SEOK (LS Electric, Automation Solution R&D Division, Application Research Team) ;
  • JEON, JAE-HYUN (LS Electric, Automation Solution R&D Division, Application Research Team) ;
  • KIM, KYUNG-SUE (LS Electric, Automation Solution R&D Division, Application Research Team) ;
  • OH, HYUN-SEOK (LS Electric, Automation Solution R&D Division, Application Research Team) ;
  • PARK, CHEOL-HYUN (LS Electric, Automation Solution R&D Division, Application Research Team) ;
  • LEE, JEONG-JOON (LS Electric, Automation Solution R&D Division, Application Research Team)
  • 채범석 (LS Electric 자동화솔루션연구소 Application 연구팀) ;
  • 전재현 (LS Electric 자동화솔루션연구소 Application 연구팀) ;
  • 김경수 (LS Electric 자동화솔루션연구소 Application 연구팀) ;
  • 오현석 (LS Electric 자동화솔루션연구소 Application 연구팀) ;
  • 박철현 (LS Electric 자동화솔루션연구소 Application 연구팀) ;
  • 이정준 (LS Electric 자동화솔루션연구소 Application 연구팀)
  • Published : 2020.08.18

Abstract

Hardware In-the-Loop simulation(HIL)은 실제 하드웨어 시스템을 실시간 모사할 수 있는 시뮬레이션 장비로 연구 및 개발 기간의 단축, 비용저감 등의 장점을 앞세워 다양한 전력전자 분야에 사용되고 있다. 실제 하드웨어를 그대로 모사하는 것이 HIL의 목적이기 때문에 HIL 장비는 검증의 실시간성과 출력된 결과의 정확성이 무엇보다도 중요하다고 할 수 있다. 하지만 코어간의 데이터를 주고받는 과정에서 HIL의 연산 속도 및 정확성을 저해하는 요인들이 발생하게 된다. 본 연구에서는 HIL 장비를 이용해 복잡한 시스템을 구현함에 있어서 연산속도 및 정확성을 저해하는 요인들을 찾아내고 이를 해결하기 위한 방법을 제안한다. 제안된 연산속도 개선 및 정확성 개선 방법의 타당성은 프로세서의 연산 속도 변화량, HIL 및 시험 결과 파형의 비교 분석을 통해 검증되었다.

Keywords