A Study on the design of two's complement bit-serial FIR filter with systolic array architecture

Systolic Array를 이용한 Two's Complement Bit-Serial Fir 필터 설계에 관한 연구

  • 엄두섭 (고려대학교 전자전산공학과) ;
  • 박노경 (고려대학교 전자전산공학과) ;
  • 차균현 (고려대학교 전자전산공학과)
  • Published : 1989.10.01

Abstract

This Paper describes the impleentation of two's complement bit-serial FIR filter with systolic architectur. The filter coefficients are represented as sign and magnitude form and the input data is represented as two's complement form. We use systolic array to obtain high operation speed so this FIR filter sucessfully operates in real-time environment.

시스토릭 어레이를 이용한 FIR 필터를 구현하여 고속처리가 가능하게 설계하였으며, Cascade하게 칩연결이 가능하도록 설계하여 최대 128차의 FIR 필터를 실현할 수 있도록 하였다. 필터 계수는 Sign and Magnitude 형태로 외부에서 입력하며, 데이터는 2's Complement 형태로 입력되게 시스템을 설계하였다.

Keywords