CMOS DDA를 이용한 무선 휴대폰 시스템용 아날로그 필터 설계

Design of Analog Filter for Cellular Phone Using CMOS DDA

  • 윤창훈 (우석대학교 정보통신공학과) ;
  • 최석우 (전북대학교 부속 전기전자회로합성연구소) ;
  • 안정철 (한국전자통신연)
  • 발행 : 1998.11.01

초록

본 논문에서는 개선된 elliptic 저역통과 함수를 제시하고, CMOS DDA 소자 및 DDA 응용회로를 이용하여 CDMA 무선 휴대폰용 아날로그 DDA 저역통과 필터를 설계하 였다. 개선된 elliptic 저역통과 필터 함수는 통과대역과 저지대역에서 점진적 감소 파상 특 성을 갖고, 우수 또는 기수 차수 모두에 대해서 ω=0에서는 통과대역의 최대값, ω=∞에서 는 영이 된다. 또한 극점-Q 값이 감소함에 따라 주파수 및 시간영역의 특성 등이 기존의 함수와 비교하여 향상되었다. 아날로그 능동 저역통과 필터는 수동 복종단 제자형 회로망의 저감도 특성이 유지되는 개구리 도약법으로 모의하고, 적분기등을 외부 소자와의 정합이 필 요 없는 DDA를 이용하여 설계하였다. 설계된 DDA 회로의 단위 이득 주파수는 1.32GHz이 고 이를 이용하여 DDA 저역통과 필터를 설계하여 HSPICE로 시뮬레이션한 결과 필터의 차단 주파수는 630KHz로 설계명세조건과 일치하였다.

키워드

참고문헌

  1. IEEE Trans. Veh. Technology v.40 On the capacity of a cellular CDMA system K. S. Gilhousen(et al.)
  2. IEEE Commun. Mag. v.30 Implications of mobile cellular CDMA A. J. Viterbi;R. Padovani
  3. IEEE Trans. on Circuits and Systems v.40 no.9 Minimum stopband attenuation of Cauer filters without elliptic functions and integrals D.M. Rabrenovic;M.D. Lutovac
  4. Ph.D. dissertation, University of Manitoba A new approach in the synthesis and analysis of elliptic filters D.Y. Kim
  5. IEEE Trans. on Circuits and Systems v.39 no.9 A simplified design of some Cauer filters without Jacobian elliptic functions D.M. Robrenovic;M.D. Lutovac
  6. IEEE J. Solid-State Circuits v.SC-29 no.3 Integrated continuous-time filter design - An overview Y.P. Tsividis
  7. CMOS Analog Circuit Design P.E. Allen;.D.R. Holberg
  8. IEEE J. Solid-State Circuits v.SC-22 A versatile building block: the CMOS differential difference amplifier E. Sackinger;W. Guggenbuhl
  9. Introduction to the theory and Design of Active Filters L.P. Huelsman;P.E. Allen
  10. Design of Analog Filters R. Schaumann;M.S. Ghausi;K.R. Laker
  11. IEEE Trans. Circuits and Systems v.CAS-39 The effects of lower Q values on the filters having equal ripples in passband H.K. Kim
  12. IEEE Trans. Circuits and Systems v.CAS-31 no.10 Design of linear CMOS transconductance elements A. Nedungadi;T.R. Viswanathan
  13. IEEE J. Solid-State Circuits v.SC-25 no.1 A voltage-controllable linear MOS transconductor using bias offset technique Z. Wang;W. Guggenbuhl
  14. Electronics Letters v.27 no.9 Linear transconductor based on crosscoupled CMOS pairs S. Szczepanski;R. Schaumann;P. Wu
  15. Analog MOS Integrated Circuits for Signal Processing R. Gregorian;G.C. Temes
  16. Proc. IEEE Custom Integrated Circuits conf. The CDMA digital cellular system-an ASIC overview R. Kerr(et al.)