A Study of ATM Switch Performance Analysis in Consideration of Cell Processing Due Time and Priority

셀 처리 요구 시간 및 우선 순위를 고려한 ATM 스위치의 성능 분석에 관한 연구

  • 양우석 (아주대학교 전자통신공학과 정회원) ;
  • 이재호 (아주대학교 전자통신공학과 정회원)
  • Published : 1999.12.01

Abstract

This paper suggested to solve ATM switch performance and service rate which was input buffer managed scheme in ATM network with burst traffic characteristics, For this purpose, ATM multiplexer is prepared before sending for handling burst random input traffic to multiplex and then sort based on cell inter-arrival time and cell processing due time which had been marked after that. The server looks for cell header with the most shortest due time and sends it, thus it is satisfied that real time traffic for instance CBR and rt-VBR was guaranteed cell processing time to send fast than non real time traffic. For analysis of ATM switch performance with cell processing due time and priority, each output port has divided into four different virtual buffer and each buffer has assigned different cell inter-arrival time and processing due time according to ATM Forum for example CBT/rt-VBR, nrt-VBR, ABR and UBR and showed it’s optimal service parameters then analyzed service rate behaviors according to each traffic characteristics.

본 논문은 버스트 트래픽 특성을 갖는 ATM 망에서 입력 버퍼 제어형 ATM 스위치의 서비스 률 및 성능 문제점을 해결하기 위해 임의의 시간 간격을 갖고 입력되는 입력 트래픽의 전단에, 셀 다중화기를 두어 셀 들을 다중 분리하고 각 셀 들의 도착 시간 간격과 처리 요구 시간(due time)을“표기(marking)”하여 각각의 입력 버퍼로 전송하고, 서버는 각 입력 버퍼의 헤더에 있는 셀 도착 시간 간격과 셀 들의 처리 요구 시간을 비교하여 처리 요구 시간이 가장 작은 값을 가지는 셀을 우선 처리하여 전송토록 하였다. 이렇게 함으로써 실 시간적으로 빠르게 전송되어야 하는 셀 들을 비 실 시간적으로 전송되어도 되는 셀 보다 먼저 전송하여 셀 처리 시간을 보장하고, 지연에 민감한 트래픽을 우선 처리함으로서 CBR 및 VBR의 트래픽 특성을 만족토록 하였다. 이러한 셀 처리 요구 시간 및 우선 순위를 고려한 ATM 스위치의 성능을 분석하기 위해서 각 출력 포트당 4개의 가상 버퍼를 설정하고 각각의 버퍼에 ATM Forum에서 권고하는 CBR/rt-VBR(셀 손실 및 지여 우선순위), nrt-VBR(셀 손실 우선순위), ABR(셀 지연 우선순위) 및 UBR(하위순위) 트래픽 특성에 따?, 셀의 도착 시간과 셀 처리 요구 시간을 다르게 부과하여 최적의 서비스 파라메타 값을 도출하고 각각의 트래픽 특성에 따른 서비스를 분석하였다.

Keywords

References

  1. Proceedings of Australian Tel. ATNAC v.2 Multicast Switch with Feedback Input Queuing, Priority sorting Network, and Output Queuing under Bursty Traffic G. Kbar;W. Dewar
  2. JTC-CSCC, 91 A study on the performance improvement of input buffered Banyan ATM switches Gye-Won Lee
  3. IEEE/ACM Transaction on Networking v.1 no.3 Analysis of Input and Output Queuing for Nonblocking ATM switches A. Pattavina;G. Bruzzi
  4. IEEE Trans. Commun. v.COM-35 no.12 Input Versus output queueing on space-division packet switch M. J. Karol;M. G. Hiuchyi;S. P. Morgan
  5. IEEE Globecom Space Priority Management in a Shared Memory ATM Switch Abhijit K. Choudhury;Ellen L.Hahne
  6. IEEE Globecom The Architecture and Implementation of ATM Switch for Broadband ISDN Kuei Y. Kou;A. Arutaki;S. Iwasaki
  7. Traffic Management Specification Version 4.0 ATM Forum
  8. ITU-T I.371 ITU-T
  9. Simulation modeling and analysis Law, Averill M.
  10. ATM design and performance J. M. Pitts;J. A. Schormans