A Fault Simulator for IDDQ Testing

IDDQ 테스트를 위한 고장 시뮬레이터

  • 배성환 (한려대학교 정보통신학과) ;
  • 김대익 (전북대학교 전기전자회로합성연구소) ;
  • 이창기 (서남대학교 전산정보학과) ;
  • 전병실 (전북대학교 전기전자제어공학부)
  • Published : 1999.01.01

Abstract

As CMOS technologies have been rapidly developed, bridging faults have been relatively increased. IDDQ testing is a current testing methodology which can enhance reliability of the circuit since it efficiently detects bridging faults that are difficult to detect by functional testing. In this paper we consider internal bridging faults occurred in each gate of logic circuits under test and finally develop a fault simulator for IDDQ testing to detect assumed bridging faults.

CMOS 기술이 발달됨으로써 고집적화에 따른 합선고장이 상대적으로 증가하고 있다. IDDQ 테스트는 기능테스트로 검출하기 어려운 합선고장을 효율적으로 검출하여 회로의 신뢰성을 향상시키는 기법이다. 본 논문에서는 테스트 대상 논리회로의 각 게이트 내부에서 발생 가능한 합선고장에 대한 시뮬레이션을 수행하기 위한 IDDQ 테스트용 고장 시뮬레이터를 개발하였다.

Keywords

References

  1. Iddq Testing for CMOS VLSI R.Rajsuman,
  2. 전자공학회지 v.22 no.12 메모리 테스트를 위한 BIST 기술 전병실 외
  3. Digital Hardware Testing : Transistor-Level Fault Modeling and Testing R.Rajsuman,
  4. IEEE Trans. on Comput. Undectability of Bridging Faults and Validity of Stuck-at Fault Test Sets K.L.Kodandapani,(et al.)
  5. Proceeding of IEEE ITC Detecting Bridiging Faults with Stuck-at Test Sets S.D.Millman,(et al.)
  6. Proceeding of IEEE ITC Test Generation with High Coverage for Quiescent Current Test of Bridging Faults in Combinational Circuits E.Isern,(et al.)