마스크 레이아웃 합성을 위한 벡터화한 변을 사용한 블록 분할 기법

A Block Disassembly Technique using Vectorized Edges for Synthesizing Mask Layouts

  • 손영찬 (浦項 1大學 컴퓨터應用科) ;
  • 주이아 (慶北大學校 大學院 電子工學科) ;
  • 유상대 (慶北大學校 電子電氣工學科)
  • Son, Yeong-Chan (Department of Computer Engineering Pohang College) ;
  • Ju, Ri-A (Department of Electronic Engineering Kyungpook National University) ;
  • Yu, Sang-Dae (School of Electronic and Electrical Engineering Kyungpook National University)
  • 발행 : 2001.12.01

초록

오늘날 집적회로의 집적도가 증가되고 있기 때문에 회로 소자는 기생성분의 영향을 최소화하고 회로의 성능을 감소시키는 요인을 최소화하도록 설계되어야 한다. 그래서 칩을 제작하기 전에 레이아웃으로부터 추출한 회로가 정확한가를 검증하고 시뮬레이션으로 추출된 회로가 설계사양을 만족하는지를 확인해야 한다. 본 논문에서는 스택 구조의 MOSFET의 기하학적인 파라미터와 레이아웃 배선 블록의 분산 RC를 추출할 수 있는 새로운 블록 분할 기법을 제안한다. 폴디드 캐스코드 CMOS 연산 증폭기의 레이아웃에 이 기법을 작용하여 회로를 추출하고, Hspice로 시뮬레이션을 수행하여 전기적 연결관계와 이들 소자의 영향을 검증하였다.

Due to the high density of integration in current integrated circuit layouts, circuit elements must be designed to minimize the effect of parasitic elements and thereby minimize the factors which can degrade circuit performance. Thus, before making a chip, circuit designers should check whether the extracted netlist is correct, and verify from a simulation whether the circuit performance satisfies the design specifications. In this paper, we propose a new block disassembly technique which can extract the geometric parameters of stacked MOSFETs and the distributed RCs of layout blocks. After applying this to the layout of a folded-cascode CMOS operational amplifier, we verified the connectivity and the effect of the components by simulating the extracted netlist with HSPICE.

키워드

참고문헌

  1. A. J. van Genderen and N. P. van der Meijs, 'SPACE: A finite element based capacitance extraction program for sub- micron integrated circuits,' NASECODE VI Conference, 1989
  2. J. K. Ousterhout, G. T. Hamachi, R. N. Mayo, W. S. Scott, and G. S. Taylor, 'The Magic VLSI layout system,' IEEE DESIGN & TEST, Feb. 1985 https://doi.org/10.1109/MDT.1985.294681
  3. W. S. Scout and J. K. Ousterhout, 'Magic's circuit extractor,' IEEE DESIGN & TEST, 1986 https://doi.org/10.1145/317825.317872
  4. Steven P. McCormick, 'EXCL : A Circuit Extractor for IC Designs,' Proc. of 21st Design Automation Conference, pp. 616-623, 1984
  5. P. Chapman and K. Clark, 'The scan line approach to design rules checking : Computational expressions,' Proc. of 21st Design Automation Conference, pp. 235-241, 1984
  6. Erik C. Carlson, 'A scanline data structure processor for VLSI geometry checking,' IEEE Trans. on CAD, Vol. 6, No. 5, 1987
  7. C. Mead and L. Conway, Introduction to VLSI Systems, Addison-Wesley, pp. 115-127, 1980
  8. HSPICE User's Manual Vol. 2, Elements and Models, HSPICE Version H92, Meta-Software, 1992
  9. Hyundai Electronics Industries, $0.8{\mu}m$ Model Parameter, April 1994
  10. B. J. Sheu, D. L. Scharfetter, P.K. Ko and M.C. Jeng, 'BSIM: Berkeley short-channel IGFET model for MOS transistors,' IEEE J. Solid-State Circuits, Vol. SC-22, No.4, pp. 558-566, 1987 https://doi.org/10.1109/JSSC.1987.1052773