The Performance Analysis of the DDFS to drive PLL

PLL을 구동하기 위한 DDFS의 성능분석

  • 손종원 (부산기능대학 메카트로닉스과) ;
  • 박창규 (부산기능대학 전기계측제어과) ;
  • 김수욱 (부산기능대학 전기계측제어과)
  • Published : 2002.12.01

Abstract

In this paper, the PLL driven by the DDFS is designed on the schematic using the Q-logic cell based library and is implemented using FPGA QL32 x16B. The measurement results of the frequency synthesizer switching speed were agreement with a register. The simulated results show that the clock delay was generated after eleven clock and if input is random, It has influence on output DA converter has to be very extensive. Therefore, the DDFS used noise shaper to drive PLL by regular interval for input state. Also the bandwidth of DA converter very extensive, the simulation shows that the variation of small input control word is better than the switching speed of PLL.

본 논문에서는 DDFS로 구동하는 PLL을 Q-logic cell based library를 사용하여 schematic 상에서 설계하고 FPGA 0L32$\times$16B를 사용하여 구현하였으며, 측정 결과 주파수 합성기의 스위칭 속도는 DDFS에 사용되는 레지스터 단수와 같다는 결론을 얻을 수 있었다 시뮬레이션 결과 클럭지연은 11클럭 후에 발생되는 것을 알았고, 입력 상태가 랜덤하게 들어온다면 출력에 영향이 있음을 알았다. 따라서 입력상태가 일정간격을 가지게 함으로써 PLL을 구동하기 위한 DDFS는 잡음정형기를 사용하는 것이 좋으며, 또한 D/A 변환기의 대역이 매우 넓어야 하고, PLL의 스위칭 속도보다는 작은 입력 컨트롤 워드의 변화가 바람직하다는 것을 알 수 있다.

Keywords

References

  1. Dan H. Walaver, 'Phase-Locked Loop Circuit Design,' Prentice-Hall, 1991
  2. Vadim Manassewitsch, 'Frequency Synthesizers, Third Edition,' John Wiley & Sons, 1987
  3. Ulrich L. Rohde, 'Digital PLL Frequency Synthesizers: Tehory and Design,' Prentice- Hall Inc, 1983
  4. M.K. Simon, 'Noncoherent Pseudonoise Code Tracking Performance of Spread Spectrum Receivers,' IEEE Trans. on Comm, March 1977
  5. B.Y. Chung, et.al., 'Performance Analysis of an All-Digital BPSK Directsequence Spread Spectrum IF Receiver Architecture,' IEEE Journal on SAC, September 1993
  6. The Spread Spectrum Handook, 2nd Edition, Stanford Telecom, 1990
  7. J.k. Hinderling, et.al., 'CDMA Mobile Station Modem ASIC,' IEEE Journal on Solid-State Circuits, March 1993