Comparison on commercial simulators for nano-structure device simulation- For ISE-TCAD and Micro-tec -

나노 구조 소자 시뮬레이션을 위한 상용 시뮬레이터의 비교 분석 - ISE-TCAD와 Micro-tec을 중심으로 -

  • 심성택 (군산대학교 전자정보공학부) ;
  • 임규성 (군산대학교 전자정보공학부) ;
  • 정학기 (군산대학교 전자정보공학부)
  • Published : 2002.02.01

Abstract

The metal-oxide-semiconductor field-effect transistor(MOSFET) has undergone many changes in the last decade In response to the constant demand for increased speed, decreased power, and increased packing density. The state -of-the-art simulation programs are developed by engineers and scientists. This paper has compared commercial programs of Micro-tec and ISE-TCAD in device simulation. This paper investigates LDD MOSFET using two simulators. Bias condition is applied to the devices with gate lengths(Lg) 180㎚. We have presented MOSFET's characteristics such as I-V characteristic and electric field, and compared Micro-tec with ISE TCAD.

MOSFET는 전력감소, 도핑농도 증가, 캐리어 속도 증가를 위해서 많은 변화를 가져왔다. 이러한 변화를 받아들이기 위해서, 채널의 길이와 공급전압이 감소해야만하며, 그것으로 인해 소자가 더욱 작아지게 되었다. 현존하고 있는 시뮬레이션 프로그램은 많은 기술자와 과학자들에 의해 개발되어졌다. 본 논문에서는 상용화되어지고 있는 두 가지 시뮬레이터인 Micro-tec과 ISE-TCAD을 사용하여 나노 구조 소자를 시뮬레이션하여 비교하였다. 소자의 게이트 길이(Lg)는 180nm를 사용하였다. 두 시뮬레이터를 사용하여 MOSFET의 특성과 I-V 곡선 및 전계에 대해서 비교 분석하였다.

Keywords

References

  1. Takayasu Sakurai, 'VLSIs in the year 2010 and beyond From a designer's point of view', JSAP International No.3, January 2001
  2. J. Y. Tang and K. Hess. 'Theory of hot electron emission from silicon into silicon dioxide.' J. Appl. Phys. vol. 54. 1983. pp.5145-5151 https://doi.org/10.1063/1.332738
  3. T. H. Ning and H, N. Yu. 'Optically induced injection of hot eletrons into SiO2.' J. Appl. Phys. vol. 45,1978. pp.5373-5378
  4. John P. Uyemura, Fundamentals of MOS Digital Integreated Circuits, p.49-57, 1988
  5. Dale L. Critchlow, 'MOSFET Scaling The Driver of VLSI Technology', IEEE, Vol 87, No 4, 1999. pp.5373-5378 https://doi.org/10.1109/JPROC.1999.752521
  6. Sima Dimitrijev, Understanding Semiconductor Devices pp.471-478, Oxford University Press, 2000
  7. K. Yamaguchi, 'A mobility model for carriers in the MOS inversion layer', IEEE Trans. Electron Devices, vol. 30, 1983. pp.658-663 https://doi.org/10.1109/T-ED.1983.21185
  8. C. Lombardi, S. Manzini, A. Saporito, and M. Vanzi, 'A Physically Based Mobility Model for Numerical Simulation of Nonplanar Devices', IEEE Trans. on CAD, vol. 7, No. 11, 1988, pp.658-663
  9. M.N.Darwish, J.L.Lentz, M.R.Pinoto, P.M.Zeitzoff, T.J.Krutsick, and H.H.Vuong, 'An Improved Electron and Hole Mobility Model for General Purpose Device Simulation', IEEE Trans. on Electron Devices, vol. 44, No. 9, 1997, pp.1529- 1538 https://doi.org/10.1109/16.622611
  10. Amanda Duncan, Umberto Ravaioli, and Jurgen Jakumeit, 'Full-Band Monte Carlo Investigation of Hot Carrier Trends in the Scaling of Metal- Oxide-Semiconductor Field-Effect Transistors', IEEE Transactions on Electron Devices, vol. 45, No. 4, April, 1998, pp.867-874 https://doi.org/10.1109/16.662792