DVB용 2K/8K FFT의 Stratix EP1S25F672C6 FPGA 구현

2K/8K FFT Implementation with Stratix EP1S25F672C6 FPGA for DVB

  • 발행 : 2007.08.25

초록

본 논문에서는 유럽형 DTV용 FFT를 설계하고 Stratix EP1S25F672C6 FPGA를 이용하여 구현하였다. SIC 구조를 사용하여 FFT를 구현하였으며, 사용된 SIC 구조는 특정 알고리즘 처리 연산을 수행하기 위한 처리기와 RAM 메모리, 레지스터들과 전체 블록 및 부분 블록의 동작을 통제하기 위한 조정기로 구성된다. 디자인된 FFT는 DVB-T 표준사양을 만족하도록 2K/8K FFT 연산을 처리 가능하며, 선택적으로 1/4, 1/8, 1/16, 1/32의 4가지 보호구간 모드를 모두 지원한다. 구현된 FFT는 사용된 Stratix FPGA에 전체 로직의 12%, 전체 메모리의 53%를 사용한다.

In this paper, we designed FFT for European DTV and implemented system with Stratix EP1S25F672C6 FPGA At the implemented FFT, we used SIC architecture. SIC architecture is composed of algorithm-specific processing element, RAM memory, registers, and a central or distributed control unit. Designed FFT was acceptable either 2K or 8K point FFT processing, and is selectable guard interval such as 1/4, 1/8, 1/16, 1/32. Consequently, it was suitable for the standard of DVB-T(Digital Terrestrial Video Transmission System) specification. It resulted in 12% of total logic gate and 53% of total memory bit in Stratix device.

키워드

참고문헌

  1. ETSI, Digital Video Broadcasting (DVB); Framing structure, channel coding and modulation for digital terrestrial television, EN 300 744 v1.4.1 (2001-1)
  2. Azaria H. and Tabak D., 'Design Consideration of a Single Instruction Microcomputer - A Case Study,' Microprogramming, Vol. 1, pp. 187-194, 1983
  3. Behrooz Parhami, 'Computer Arithmetic Algorithms and Hardware Designs', Oxford University Press, 2000
  4. Richard Brice, Newnes Guide to Digital TV, Newnes, 2003
  5. Richard Van Nee and Ramjee Prasad, OFDM for Wireless Multimedia Communications, Artech House Publishers, 2000