DOI QR코드

DOI QR Code

FPGA Implementation of Frequency Offset Cancel Circuit using CORDIC in OFDM

CORDIC을 이용한 OFDM 시스템의 주파수 옵셋 제거 회로의 FPGA 구현

  • 변건식 (동아대학교 전자공학과)
  • Published : 2008.04.30

Abstract

This paper designed Simulik Model to cancel the carrier frequency offset in OFDM using CORDIC Algorithm and evaluated its performance. And Simulink Model compared with Xilinx System Generator Model for FPGA implementation. As a result of simulation, we confirmed that both model is error free by CORDIC when offset frequency is lower than $10^5MHz$. Also, we verified the performance through Hardware Co-simulation with Xilinx Spartan3 xc3s1000 fg676-4 Target Device, and timing analysis and resource estimation.

본 논문은 OFDM 시스템에서 주파수 옵셋을 제거하기 위한 회로를 CORDIC 알고리듬을 이용하여 Simulink 모델로 설계하여 성능을 평가하고, 이를 FPGA로 구현하기 위해 Xilinx의 System Generator 모델로 설계 구현하여 성능을 비교 평가한 것이다. 모의 실험 결과, Simulink 설계 결과와 System Generator 설계 결과 모두 옵셋 주파수가 $10^5MHz$ 이하일 때, CORDIC을 사용하였을 때의 성능이 우수함을 확인하였으며, 또한 구현한 FPGA의 성능을 평가하기 위해 Hardware Co-simulation 과정을 통해 Xilinx Spartan3 xc3s1000 fg676-4 Target Device에 로딩하고, 타이밍 해석과 resource량도 확인함으로서 성능을 검증하였다.

Keywords

References

  1. J. Duprat and M. Muller, 'The CORDIC Algorithm : New Results for Fast VLSI Implementation,' IEEE Trans. on Computers, Vol.42, pp.168-178, Feb. 1993 https://doi.org/10.1109/12.204786
  2. Mohinder, 'Space-time codes and mimo systems', 2004 Artech House
  3. Xilinx, System Generator for DSP, Ver 9.1
  4. 하정우, 변건식, 'CORDIC 알고리듬을 이용한 우주 통신용 BFSK 수신기의 FPGA 구현',한국해양정보통신학회, 2007 춘계 종합 학술대회, Vol.11, No.1
  5. Richard Van Nee, Ramjee Prasad,'OFDM for wireless multimedia communication', 2000, Artech House
  6. O. Mencer, M. Morf, 'Application of Reconfigurable CORDIC Architectures,' Journal of VLSI Signal Processing Systems 24, pp.211-221,2000 https://doi.org/10.1023/A:1008145506415