DOI QR코드

DOI QR Code

Image Resolution Reduction Algorithm of Arbitrary Rate and Its Hardware Architecture

임의의 비율을 지원하는 영상 축소 알고리즘과 하드웨어 구조

  • Park, Hyun-Sang (Division of Electrical Electronic and Control Engineering Kongju National University)
  • 박현상 (공주대학교 전기전자제어공학부)
  • Published : 2009.11.30

Abstract

The use of general-purpose divider is inevitable to implement a image down-scaler when an arbitrary scaling ratio is given. To get an output at every clock from the divider, the divider should be implemented by LUT, however, its hardware size will be bigger and bigger as the precision level is increased. In this paper, a new image scaling algorithm is presented for a arbitrary scaling ratio, which do not requires a general-purpose or LUT-based divider. The proposed algorithm utilizes only comparators and adders such that the hardware size can be reduced by 1/10 compared to the conventional approaches.

임의의 입력 해상도와 출력 해상도의 비율로 주어지는 영상 축소 스케일러를 구현하려면 축소된 영상에 대한 화소의 좌표를 계산하기 위해서 범용 제산기의 사용이 요구된다. 이 범용 제산기는 매 화소마다 동작해야하기 때문에 처리속도를 높이기 위하여 LUT로 구현되나, LUT의 정밀도에 따라서 하드웨어의 규모가 비대해지는 문제가 야기된다. 본 논문에서는 제산기나 LUT 기반의 제산 연산을 수반하지 않는 영상 축소 알고리즘을 제안한다. 제안한 알고리즘은 비교기와 가산기만으로 구성되어 있으며, 임의의 유리수로 표현되는 축소 비율을 허용함에도 불구하고, 기존 방식에 비해서 1/10 이하로 하드웨어 규모를 줄이는 것이 가능하다.

Keywords

References

  1. J. Nakamura, Image Sensors and Signal Processing for Digital Still Cameras, CRC Press, 2006.
  2. 박상식, CCD/CMOS 이미지 센서, (주)전자신문인터넷, 2007.
  3. SMIA 1.0 Part 2: CCP2 Specification (http://www.smia-forum.org)
  4. MIPI Alliance Standard for Camera Serial Interface 2 (http://www.mipi.org)
  5. Iain Richardson, H.264 and MPEG-4 Video Compression: Video Coding for Next Generation Multimedia, Wiley, 2003.
  6. R. C. Gonzalez, R. E. Woods, Digital Image Processing, Addison-Wesley Publishing, 1992.
  7. http://en.wikipedia.org/wiki/Nearest-neighbor_interpolation