Design of High Voltage Gate Driver IC with Minimum Change and Variable Characteristic of Dead Time

최소 변동 및 가변 데드 타임을 갖는 고전압 구동 IC 설계

  • 문경수 (울산대학교 전기전자정보시스템공학부) ;
  • 김형우 (한국전기연구원) ;
  • 김기현 (한국전기연구원) ;
  • 서길수 (한국전기연구원) ;
  • 조효문 (울산대학교 전기전자정보시스템공학부) ;
  • 조상복 (울산대학교 전기전자정보시스템공학부)
  • Published : 2009.12.25

Abstract

In this paper, we designed high voltage gate drive IC including dead time circuit in which capacitors controlled rising time and falling time, and schimitt-triggers controlled switching voltage. Designed High voltage gate drive IC improves an efficiency of half-bridge converter by decreasing dead time variation against temperature and has variable dead time by the capacitor value. and its power dissipation, which is generated on high side part level shifter, has decreased 52 percent by short pulse generation circuit, and UVLO circuit is designed to prevent false-operation. We simulated by using Spectre of Cadence to verify the proposed circuit and fabricated in a 1.0um process.

본 논문에서는 캐패시터로 상승 시간과 하강 시간을 조절하고 슈미트 트리거의 스위칭 전압을 이용한 데드 타임 회로를 갖는 고전압 구동 IC (High Voltage Gate Driver IC)를 설계하였다. 설계된 고전압 구동 IC는 기존 회로와 비교하여 온도에 따 른 데드 타임 변동을 약 52% 줄여 하프브리지 컨버터의 효율을 증대시켰으며 캐패시터 값에 따라 가변적인 데드 타임을 가진다. 또한 숏-펄스 (short-pulse) 생성회로를 추가하여 상단 레벨 쉬프트 (High side part Level shifter)에서 발생하는 전력소모를 기존의 회로에 비해 52% 감소 시켰고, UVLO를 추가하여 시스템의 오동작을 방지하여 시스템의 안정도를 향상시켰다. 제안한 회로를 검증하기 위해 Cadence의 Spectre을 이용하여 시뮬레이션 하였고 1.0um 공정을 이용하였다.

Keywords

References

  1. Aldo Novelli, Claudio Adragna, "개선된 공진 양구 컨트롤러 하프브리지 방식의 회로 구성", 전자부품 10월호 58-63쪽 2006년
  2. Weiyun Chen, Peng Xu, Lee, F.C, "The optimization of asymmetric half bridge converter" Applied Power Electronics Conference and Exposition, 2001. APEC 2001. Sixteenth Annual IEEE, vol. 2, pp. 703-707 March. 2001
  3. M. Ro$\beta$berg, B. Vogler, R. Herzer "600V SOl Gate Driver IC with Advanced Level Shifter Concepts for Medium and High Power Applications" Power Electronics and Applications, 2007 European Conference on, pp. 1-8 Sept. 2007
  4. A.Pizzutellki, A.Carrera, M.Ghioni and S.Saggini "Digital Dead Time Auto-Tuning for Maximum Efficiency Operation of Isolated DC-DC Converters" Power Electronics Specialists Conference, 2007. PESC 2007. IEEE, pp. 839-845, 17-21 June 2007
  5. 송기남, 박현일, 이용안, 김형우, 김기현, 서길수, 한석붕, "잡음 내성이 향상된 300W 공진형 하프-브리지 컨버터용 고전압 구동 IC 설계" 전자공학회논문지, 45권, SD편, 10호, pp.7-14, 2008
  6. Watabe, K, Shimizu, K, Akiyama, H, Araki, T, Moritani, J, Fukunaga, M, "A half-bridge driver IC with newly designed high voltage diode", Power Semiconductor Devices and ICs, 2001. ISPSD '01. Proceedings of the 13th International Symposium on , pp. 279-282, June 2001
  7. Aldo Novelli, Luca Giussani, Ignazio Bellomo, "NEW GENERATION OF HALF BRIDGE GATE DRIVER ICs FOR USE WITH LOW POWER 3.3V CONTROL APPLICATIONS", IEEE Power Electronics Specialists Conference, vol. 4, pp. 3237-3242, June 2004