DOI QR코드

DOI QR Code

Design of a Small-Area, Low-Power, and High-Speed 128-KBit EEPROM IP for Touch-Screen Controllers

터치스크린 컨트롤러용 저면적, 저전력, 고속 128Kb EEPROMIP 설계

  • Published : 2009.12.31

Abstract

We design a small-area, low-power, and high-speed EEPROM for touch screen controller IC. As a small-area EEPROM design, a SSTC (side-wall selective transistor) cell is proposed, and high-voltage switching circuits repeated in the EEPROM core circuit are optimized. A digital data-bus sensing amplifier circuit is proposed as a low-power technology. For high speed, the distributed data-bus scheme is applied, and the driving voltage for both the EEPROM cell and the high-voltage switching circuits uses VDDP (=3.3V) which is higher than the logic voltage, VDD (=1.8V), using a dual power supply. The layout size of the designed 128-KBit EEPROMIP is $662.31{\mu}m{\times}1314.89{\mu}m$.

본 논문에서는 터치스크린 컨트롤러용 IC를 위한 저면적, 저전력, 고속 EEPROM 회로 설계기술을 제안하였다. 저면적 EEPROM 기술로는 SSTC (Side-wall Selective Transistor Cell) 셀을 제안하였고 EEPROM 코어회로에서 반복되는고전압 스위칭 회로를 최적화하였다. 저전력 기술은 디지털 Data Bus 감지 증폭기 회로를 제안하였다. 그리고 고속 EEPROM 기술로는 Distributed DB 방식이 적용되었으며, Dual Power Supply를 사용하여 EEPROM 셀과 고전압 스위칭 회로의 구동전압은 로직전압 VDD(=1.8V)보다 높은 전압인 VDDP(=3.3V)를 사용하였다. 설계된 128Kb EEPROMIP(Intellectual Property)의 레이아웃 면적은 $662.31{\mu}m{\times}1314.89{\mu}m$이다.

Keywords

References

  1. J. Raszka, M. Advani, V. Tiwari, L. Varisco, N.D. Hacobian, A. Mittal, M. Han, A. Shirdel, A. Shubat, 'Embedded FlashMemory for Security Application in a 0.13${\mu}m$ CMOS Logic Process', 2004 IEEE International Solid-State Circuits Conference, Feb. 2004
  2. Y. Yamamoto, M. Shirahama, T. Kawasaki, R. Nishihara, S. Sumi, Y. Agarta, H. Kikukawa, H. Yamauchi, 'A PND (PMOS-NMOS -Depletion MOS) Type Single Poly Gate Non-Volatile Memory Cell Design with a Differential Cell Architecture in a Pure CMOS Logic Porcess for a System LSI', IEICE Trans. Electron., vol. E90-C, no. 5, pp. 1129-1137, May 2007 https://doi.org/10.1093/ietele/e90-c.5.1129
  3. 김정우, 김문경, 이조원, 'SONOS형나노 플래시 메모리', 물리학과 첨단기술, vol. 13, no. 6, pp. 2-6, June 2004
  4. 백승면 이재형, 송성영, 김종희, 박무훈, 하판봉, 김영희, 'UHF RFID 태그칩용 저전력, 저면적 비동기 식 EEPROM 설계', 한국해양정보통신학회논문지, vol. 11, no. 12, pp. 2366-2372, Dec. 2007
  5. J. H. Lee, J. H. Kim, G. H. Lim, T. H.Kim, J. H. Lee,M. H. Park, P. B. Ha, Y. H. Kim, 'Low-Power 512-Bit EEPROM Designed for UHF RFID Tag Chip', ETRI Journal, vol. 30, no. 3, pp. 347-354, June 2008 https://doi.org/10.4218/etrij.08.0107.0154