Low-Power Discrete-Event SoC for 3DTV Active Shutter Glasses

3DTV 엑티브 셔터 안경을 위한 저전력 이산-사건 SoC

  • Park, Dae-Jin (Department of Electrical Engineering, Korea Advanced Institute of Science and Technology) ;
  • Kwak, Sung-Ho (ABOV Semiconductor co., Ltd.) ;
  • Kim, Chang-Min (ABOV Semiconductor co., Ltd.) ;
  • Kim, Tag-Gon (Department of Electrical Engineering, Korea Advanced Institute of Science and Technology)
  • 박대진 (한국과학기술원 전기 및 전자 공학과) ;
  • 곽승호 (어보브반도체) ;
  • 김창민 (어보브반도체) ;
  • 김탁곤 (한국과학기술원 전기 및 전자 공학과)
  • Received : 2011.09.02
  • Published : 2011.11.25

Abstract

Debates concerning the competitive edge of leading 3DTV technology of the shutter glasses (SG) 3D and the film-type patterned retarder (FPR) are flaring up. Although SG technology enables Full-HD 3D vision, it requires complex systems including the sync transmitter (emitter), the sync processor chip, and the LCD lens in the active shutter glasses. In addition, the transferred sync-signal is easily affected by the external noise and a 3DTV viewer may feel flicker-effect caused by cross-talk of the left and right image. The operating current of the sync processor in the 3DTV active shutter glasses is gradually increasing to compensate the sync reconstruction error. The proposed chip is a low-power hardware sync processor based discrete-event SoC(system on a chip) designed specifically for the 3DTV active shutter glasses. This processor implements the newly designed power-saving techniques targeted for low-power operation in a noisy environment between 3DTV and the active shutter glasses. This design includes a hardware pre-processor based on a universal edge tracer and provides a perfect sync reconstruction based on a floating-point timer to advance the prior commercial 3DTV shutter glasses in terms of their power consumption. These two techniques enable an accurate sync reconstruction in the slow clock frequency of the synchronization timer and reduce the power consumption to less than about a maximum of 20% compared with other major commercial processors. This article describes the system's architecture and the details of the proposed techniques, also identifying the key concepts and functions.

엑티브 셔터 안경 기반 3DTV와 페시브 편광 필터 안경 방식 3DTV의 화질 비교는 최근에 이슈로 대두되고 있다. 엑티브 셔터 안경 방식 기술이 Full-HD 3D영상 구현이 가능함에도 불구하고 스테레오 영상에 대한 동기 신호의 전송, 수신, 및 재구성 과정 중에 내부/외부 잡음 환경에 영향을 받아 3D안경에 탑재된 동기화 프로세서 칩의 오동작으로 영상 플리커가 자주 발생한다. 이러한 문제를 극복하기 위해 동기 신호에 실리는 잡음의 제거 및 오차 보정을 추가적으로 수행하는 과정이 필요하며 이로 인해 추가로 소모되는 전력이 증가하고 있다. 본 논문에서는 3DTV 엑티브 셔터 안경을 위한 동기 신호 처리 프로세서를 구현하는 저 전력 이산 사건 (Discrete-Event) 기반 SoC (DE-SoC)칩을 제안한다. 이를 위해 이벤트 적재기와 소수점 타이머 하드웨어를 구현한다. 제안한 기법을 통해 실시간으로 수신되는 동기 수신 회로 구동을 최대한 지연시킴으로써 전력을 소모하는 하드웨어를 부분을 최소화 하며 소수점 타이머를 이용하여 동기 신호 수신 부를 완전히 정지시킨 상태에서도 일정 시간 동기를 유지하는 특성을 이용하여 무선 동기 수신부의 전력소모를 줄이고 외부 잡음의 영향을 완벽하게 차단할 수 있다. 제안한 기법을 위해 약 15,000개의 로직 게이트와 1Kbytes SRAM 버퍼를 추가로 사용한다. 그럼에도 불구하고 전력 소모는 기존대비 약 20%이하로 떨어질 뿐만 아니라 TV로부터 오는 동기 신호 없이도 2시간동안 1%정도의 동기 오차를 보여준다.

Keywords

References

  1. N. Holliman, N. Dodgson, G. Favalora, and L. Pockett, "Three dimensional displays: A re-view and applications analysis," IEEE Transactions on Broadcasting, vol. 57, no. 2, pp. 362 -371, June 2011. https://doi.org/10.1109/TBC.2011.2130930
  2. P. Tsang, "Apparatus for three-dimensional display," US6510002, 2003.
  3. L. Noble, "Three dimensional viewing glasses," US4907860, 1990.
  4. B. Javidi, F. Okano, "Three-dimensional television, video, and display technologies," Springer, pp. 22-31, 2002.
  5. A. Srivastava, J. de Bougrenet de la Tocnaye, and L. Dupont, "Liquid Crystal Active Glasses for 3D Cinema," J. Display Technology, vol. 6, no. 10, pp. 522-530. 2010. https://doi.org/10.1109/JDT.2010.2044743
  6. W. Tam, F. Speranza, S. Yano, K. Shimono, and H. Ono, "Stereoscopic 3d-tv: Visual com-fort," IEEE Transactions on Broadcasting, vol. 57, no. 2, pp. 335-346, June 2011. https://doi.org/10.1109/TBC.2011.2125070
  7. K. Ukai and P. A. Howarth, "Visual fatigue caused by viewing stereoscopic motion images: Background, theories and observations," Displays, vol. 29, pp. 106-116, 2008. https://doi.org/10.1016/j.displa.2007.09.004
  8. A. Boev, A. Gotchev, and K. Egiazarian, "Crosstalk Measurement Methodology for Auto-stereoscopic Screens," 3DTV Conf. May 2007, pp. 1-4. 2007.
  9. L. Onural, "Signal Processing and 3DTV [in the Spotlight]," IEEE Signal Processing Magazine, vol. 27, no. 5, pp. 144-142, 2010.
  10. W.J. Dally, and J.W. Poulton, "Digital systems engineering," Cambridge Univ. Press, chapter 7, 1998.
  11. B.P. Zeigler, T.G. Kim, and H. Praehofer, "Theory of Modeling and Simulation," Academic Press, pp, 77-80, 2000.
  12. D. Park, T.G. Kim, C. Kim, and S. Kwak, "A Low-Power Sync Processor with Floating-point Timer and Universal Edge Tracer for 3DTV Active Shutter Glasses," IEEE Symp. Low-Power and High-Speed Chips (COOLChips XIV), pp 1-3, April 2011.
  13. A.S. Elwakil, "Fractional-Order Circuits and Systems: An Emerging Interdisciplinary Research Area." IEEE Circuits and Systems Magazine, vol. 10, no. 4, p. 40, 2010.
  14. K. Yun, and A. Dooply, "Pausible Clocking-Based Heterogeneous Systems," IEEE Trans. Very Large Scale Integration (VLSI) Systems, vol. 7, no. 4, pp. 482-488, Dec. 1999. https://doi.org/10.1109/92.805755
  15. W. Dally, and S. Tell, "The Even/Odd Synchronizer: A Fast, All-Digital, Periodic Synchronizer," 2010 IEEE Symp. Asynchronous Circuits and Systems (ASYNC), pp. 75-84, May 2010.
  16. Daejin Park, Tag Gon Kim, Changmin Kim, Sungho Kwak, "A Sync Processor with Noise Robustness for 3DTV Active Shutter Glasses," 2010 International SoC Conference (ISOCC), pp. 147 - 149, Seoul, Korea, Nov. 22-23, 2010.
  17. 박대진, 김탁곤, 김창민, 곽승호, 이영진, "Low Power Universal Receiver with Edge Tracer for 3DTV Synchronization", 제16회 한국반도체학술대회, 대한민국, pp. 109-110, 2011년02월.