DOI QR코드

DOI QR Code

디지털 컨트롤러 공유 및 Pseudo Relaxation Oscillating 기법을 이용한 원-칩 다중출력 SMPS

One-Chip Multi-Output SMPS using a Shared Digital Controller and Pseudo Relaxation Oscillating Technique

  • 박영균 (숭실대학교 전자공학과) ;
  • 임지훈 (숭실대학교 전자공학과) ;
  • 위재경 (숭실대학교 전자공학과) ;
  • 이용근 (서울과학기술대학교 NID 기술융합 대학원) ;
  • 송인채 (숭실대학교 전자공학과)
  • Park, Young-Kyun (Department of Electronic Engineering, Soongsil University) ;
  • Lim, Ji-Hoon (Department of Electronic Engineering, Soongsil University) ;
  • Wee, Jae-Kyung (Department of Electronic Engineering, Soongsil University) ;
  • Lee, Yong-Keun (Graduate School of NID Fusion Technology, Seoul National University of Science and Technology) ;
  • Song, Inchae (Department of Electronic Engineering, Soongsil University)
  • 투고 : 2012.09.25
  • 발행 : 2013.01.25

초록

본 논문에서는 디지털 제어부를 공유하며, 회로 동작시간의 분배 방식을 통해 다중 출력을 지원하는 SMPS를 제안한다. 제안된 회로는 Pseudo Relaxation Oscillating 기법의 DPWM 발생기를 사용한다. 제안된 SMPS는 회로의 동작시간 분배 방식을 사용하여 기존의 DPWM 발생기에서 문제가 되는 큰 면적의 디지털 로직 컨트롤러를 공유하는 형태이기 때문에 칩 면적과 효율 측면에서 큰 이점을 가지지만, 각 DPWM 발생기의 실시간 제어가 어려우며 불안정한 출력 전압을 공급할 수 있다는 단점을 가진다. 이를 해결하기 위해 본 논문에서는 동작시간 분배 방식으로 인해 동작클록이 인가되지 않은 DPWM 발생기들의 출력전압을 실시간으로 피드백 받아 안정된 출력 전압을 공급할 수 있는 실시간 전류 보정 기법을 제안한다. 제안된 SMPS를 100MHz의 내부 제어 동작 주파수와 10MHz 스위칭 주파수로 동작시킬 시, 소모되는 내부 코어 회로의 최대 전류는 4.9mA이며, 출력 버퍼를 포함한 전체 시스템의 전력 소모는 30mA이다. 또한 800mA, 100KHz의 load current regulation 조건으로 시뮬레이션 시, 3.3V 출력전압에 대한 최대 리플 전압은 11mV, Over/Undershoot voltage는 각각 10mV, 19.6mV 이다. 코어 회로의 크기는 $700{\mu}m{\times}800{\mu}m$의 작은 면적으로 구현가능하다. 제안된 회로는 Dong-bu Hitek BCD $0.35{\mu}m$ 공정을 이용한 시뮬레이션을 통해 검증되었다.

This paper suggests a multi-level and multi-output SMPS based on a shared digital logic controller through independently operating in each dedicated time periods. Although the shared architecture can be devised with small area and high efficiency, it has critical drawbacks that real-time control of each DPWM generators are impossible and its output voltage can be unstable. To solve these problems, a real-time current compensation scheme is proposed as a solution. A current consumption of the core block and entire block with four driver buffers was simulated about 4.9mA and 30mA at 10MHz switching frequency and 100MHz core operating frequency. Output voltage ripple was 11 mV at 3.3V output voltage. Over/undershoot voltage was 10mV/19.6mV at 3.3V output voltage. The noise performance was simulated at 800mA and 100KHz load regulation. Core circuit can be implemented small size in $700{\mu}m{\times}800{\mu}m$ area. For the verification of proposed circuit, the simulations were carried out with Dong-bu Hitek BCD $0.35{\mu}m$ technology.

키워드

참고문헌

  1. F. Kurokawa, and H. Matsuo, "A new Multiple-Output Hybrid Power Supply," IEEE Transactions on Power Electronics, vol.3, no.4, pp. 412-419, Oct. 1988. https://doi.org/10.1109/63.17962
  2. Linear Technology, DataSheet of LTC3547, 2006.
  3. Analog Devices, DataSheet of ADP2116, 2012.
  4. Linear Technology, DataSheet of LTC3541-2, 2006.
  5. Gabriel Alfonso Rincon-Mora. ANLOG IC DESIGN with LOW-DROPOUT REGULATORS McGrow-hill, 2009.
  6. Yong-Seong Roh, Jung-Chul Gong, Changsik Yoo, "Load-Independent Current Control Technique of a Single-Inductor Multiple-Output Switching DC-DC converter" IEEE Transactions Circuits and Systems II, Express Briefs, vol.59, no.1, pp. 50-54, Jan. 2012. https://doi.org/10.1109/TCSII.2011.2173969
  7. Christophe P. Basso. SWITCH-MODE POWER SUPPLIES: McGrow-hill, 2008.
  8. A. P. Dancy, R. Amirtharajah, and A. P. Chandrakasan, "High efficiency multiple-output DC-DC conversion for low-voltage systems," IEEE Trans. VLSI Systems, vol.8, no.3, pp. 252-263, Jun. 2000. https://doi.org/10.1109/92.845892
  9. 임지훈, 박영균, 위재경, 송인채, "새로운 Switched-Capacitor delay 기법의 High Resolution DPWM 발생기를 이용한 Dynamic-Response Free SMPS" 전자공학회 논문지, 제 49권 SD편, 제1호, 12-23쪽, 2012년 1월