DOI QR코드

DOI QR Code

이중 모드의 기준 클록을 사용하지 않는 클록 데이터 복원 회로 알고리즘

Dual-Mode Reference-less Clock Data Recovery Algorithm

  • 권기원 (성균관대학교 정보통신대학) ;
  • 진자훈 (성균관대학교 정보통신대학) ;
  • 전정훈 (성균관대학교 정보통신대학)
  • Kwon, Ki-Won (College of Information and Communication Engineer, Sungkyunkwan University) ;
  • Jin, Ja-Hoon (College of Information and Communication Engineer, Sungkyunkwan University) ;
  • Chun, Jung-Hoon (College of Information and Communication Engineer, Sungkyunkwan University)
  • 투고 : 2016.04.07
  • 심사 : 2016.05.02
  • 발행 : 2016.05.25

초록

본 논문에서는 full / half-rate의 이중 모드로 동작하는 기준 클록을 사용하지 않는 클록 데이터 복원 회로와 그 동작 알고리즘에 관하여 기술한다. 클록 데이터 복원 회로는 주파수 검출기, 위상 검출기, 차지 펌프 및 루프 필터, 그리고 전압 제어 발진기와 알고리즘 구현을 위한 디지털 블록으로 구성되어 있다. 주파수 검출기와 위상 검출기는 클록 데이터 복원 회로의 이중 모드 기능을 위하여 full / half-rate에서 동작하며 주파수 검출기는 이에 더해 일반 주파수 검출기의 불감대 영역에서도 데이터 전송률과 클록 주파수 차이를 판별할 수 있다. 제안한 이중 모드 클록 데이터 복원 회로를 시뮬레이션을 통해 검증한 결과 클록 데이터 복원에 전체 1.2-1.3 us의 동기화 시간이 소요되었으며, 0.5-UI 지터를 인가하였을 때 full-rate (2.7 Gb/s)와 half-rate (5.4 Gb/s) 모드에서 모두 안정적으로 클록 데이터를 복원한다.

This paper describes a dual-mode reference-less CDR(Clock Data Recovery) operating at full / half-rate and its operation algorithm. Proposed reference-less CDR consists of a frequency detector, a phase detector, a charge pump, a loop filter, a voltage controlled oscillator, and a digital block. The frequency and phase detectors operate at both full / half-rate for dual-mode operation and especially the frequency detector is capable of detecting the difference between data rate and clock frequency in the dead zone of general frequency detectors. Dual-mode reference-less CDR with the proposed algorithm can recover the data and clock within 1.2-1.3 us and operates reliably at both full-rate (2.7 Gb/s) and half-rate (5.4 Gb/s) with 0.5-UI input jitter.

키워드

참고문헌

  1. Mingpu Xie, Jie Wu, Jie Zhang., "Clock data recovery based on delay chain for medium data rate transmission", IReal Time Conference, 2009. RT '09. 16th IEEE-NPSS, Beijing, pp. 137-140, May 2009.
  2. Namik Kocaman et al., "An 8.5-11.5-Gbps SONET Transceiver With Reference-less Frequency Acquisition", IEEE Journal of Solid-State-Circuits, Vol. 48, no. 8, pp. 1875-1884, July 2013. https://doi.org/10.1109/JSSC.2013.2259033
  3. S. K. Lee et al., "A 650 Mb/s-to-8 Gb/s reference-less CDR circuit with automatic acquisition of data rate," Solid-State Circuits Conference - Digest of Technical Papers, ISSCC 2009. IEEE International, pp. 184-185, 185a, San Francisco, CA, February 2009.
  4. J. Song, "A 1.62 Gb/s-2.7 Gb/s Reference-less Transceiver for DisplayPort v1.1a With Weighted Phase and Frequency Detection," IEEE Transactions on Circuits and Systems I: Regular Papers, vol. 60, issue 2, pp. 268-278, February 2013. https://doi.org/10.1109/TCSI.2012.2215779
  5. M. H. Perrott, Y. Huang et al., "A 2.5-Gb/s Multi-Rate 0.25-um CMOS Clock and Data Recovery Circuit Utilizing a Hybrid Analog / Digital Loop Filter and All-Digital Reference-less Frequency Acquisition," IEEE Journal of Solid -State Circuits, Vol. 41, no. 12, December 2006.
  6. M. S. Jalali, R. Shivnaraine, "An 8mW frequency detector for 10 Gb/s half-rate CDR using clock phase selection," Custom Integrated Circuits Conference (CICC), pp. 1-8, San Jose, CA, September 2013.
  7. Jafar Savoj et al., "A 10-Gb/s CMOS Clock and Data Recovery Circuit with a Half-Rate Linear Phase Detector", IEEE Journal of SolidState-Circuits, Vol. 36, no. 5, May 2001.
  8. Takahiro Nakamura, Toru Masuda et al., "A Wide-tuning-range VCO with Small VCO-gain Fluctuation for Multi-band W-CDMA RFIC", Solid-State-Circuits Conference, pp. 448-451, Montreux, September 2006.
  9. Perrott, M. H., "CppSim system simulator package," http://www.cppsim.com