• 제목/요약/키워드: Direct Digital Synthesizer

검색결과 77건 처리시간 0.04초

Research on In-band Spurious Evasion Techniques of Hybrid Frequency Synthesizer

  • Kim, Seung-Woo;Yoo, Woo-Sung
    • 전기전자학회논문지
    • /
    • 제19권2호
    • /
    • pp.176-185
    • /
    • 2015
  • The study aims to a design hybrid frequency synthesizer in spectrum analyzer and to propose new techniques designed for evasion of in-band spurious. The study focuses on calculating the exact location of multiple phase locked loop of hybrid frequency synthesizer and spurious of direct digital synthesizer to evade in-band spurious outside of frequency range that the user wants to see and thereby simulating technique to improve input related spurious of spectrum analyzer for algorithm. The proposed technique is designed to calculate spurious evasion algorithm in central processing system when in-band spurious arises, and to move output frequency of DDS(direct digital synthesizer) into the place where no in-band spurious exists thereby improving performance of frequency synthesizer. The study used simulation and result representation to prove the effectiveness of the proposed technique.

DAC를 이용한 Offset-PLL 설계 및 제작 (Design and Fabrication of a Offset-PLL with DAC)

  • 임주현;송성찬
    • 한국전자파학회논문지
    • /
    • 제22권2호
    • /
    • pp.258-264
    • /
    • 2011
  • 본 논문은 GSM(Global System for Mobile communications)에서 주로 사용되는 Offset-PLL(Phase Locked Loop) 방식을 사용하여 낮은 위상 잡음과 빠른 위상 고정 시간, 우수한 불요파 특성을 갖는 주파수 합성기를 설계 제작하였다. 제안된 주파수 합성기의 구조는 3번의 주파수 하향 변환을 통해 낮은 위상 잡음 갖도록 하였으며, 높은 주파수 해상도를 갖도록 세 개의 offset 주파수중 최종 offset 주파수를 DDS(Direct Digital Synthesizer)를 이용하여 생성하였다. 또한, 빠른 스위칭 속도를 가질 수 있도록 DAC(Digital to Analog Converter)를 사용하였다. DAC 사용에 따른 위상 잡음 열화를 줄이기 위해 DAC 노이즈 제거를 위한 필터를 설계하여 성능을 개선하였다.

고속 주파수 호핑용 직접 디지틀 주파수 합성기의 실현에 관한 연구 (A Study on the Experiment of the Direct Digital Frequency Synthesizer for the Fast Frequency Hopping System)

  • 설확조;김원후
    • 한국통신학회:학술대회논문집
    • /
    • 한국통신학회 1986년도 추계학술발표회 논문집
    • /
    • pp.28-34
    • /
    • 1986
  • The frequency synthesizer for Fast Frequency Hopping System musy be capable of a fast tuning with a small step frequency over wide band. The most conventional frequency synthesizer that uses the phase locked loop (PLL) enables the wide band problem but have a poor side of the low resolution and the transient response. In this paper, we have discussed the experimental results of a direct digital frequency synthesizer which can be applicable to the Fast Frequency Hopping System, using digital-to-analoq (D/A)conversion techniques. With this system we can find the merits of a fine resolution and the possibility of a fast tuning leaving the problems of transent frequency.

  • PDF

항공 계기착륙 디지털 송수신 모듈 설계 (Design of Digital Transmitter and Receiver Modules in ILS)

  • 최종호
    • 한국정보전자통신기술학회논문지
    • /
    • 제4권4호
    • /
    • pp.264-271
    • /
    • 2011
  • 항공기의 계기착륙을 유도하는 시스템인 ILS(Instrument Landing System)는 1947년 ICAO(International Civil Aviation Organization)에서 국제표준으로 채택되어 현재는 상용시스템으로 출시되고 있다. 본 논문에서는 통합형 ILS 디지털 송수신 모듈의 설계방법을 제안하였다. 새롭게 제안한 것은 FPGA를 이용한 디지털 이중 AM 변복조기, 샘플링 클럭 생성을 위한 DDS(Direct Digital Synthesizer), DDC(Digital Down converter) 구조의 복조기, DSP 칩을 이용한 AM 스펙트럼 분석기의 디지털 설계 기법이다. 제안한 설계 방법의 유용성을 모듈 개발 및 실험을 통해 확인한 결과, 성능이 우수한 상용 시스템으로의 활용이 가능함을 확인하였다.

DDS를 이용한 광대역 고속 주파수 합성기 (A Wideband High-Speed Frequency Synthesizer Using DDS)

  • 박범준;박동철
    • 한국전자파학회논문지
    • /
    • 제25권12호
    • /
    • pp.1251-1257
    • /
    • 2014
  • 본 논문에서는 6~13 GHz 주파수 범위에서 30 kHz 이하의 주파수 분해능과 500 ns 이하의 동조 속도를 갖는 광대역 고속 주파수 합성기 구조를 제안하였다. 광대역에서 빠른 동조 속도와 우수한 위상잡음 특성, 고해상도 주파수 특성을 얻기 위해 DDS(Direct Digital Synthesizer)와 아날로그 직접 주파수 합성기술을 적용하여 주파수 합성기의 출력을 합성하였다. 그리고 광대역 주파수 합성기의 위상잡음 특성을 중첩의 원리를 이용하여 예측하였고 측정 결과와 비교하였다. 제작된 주파수 합성기의 주파수 동조 속도는 500 ns 이하, 위상잡음은 최고 주파수에서 -106 dBc @ 10 kHz 이하, 주파수 정확도는 ${\pm}2kHz$ 이하로 측정 되었다.

고해상도 레이더용 광대역 디지털 첩 펄스 발생기 실험모델 개발 (Development of Digital Chirp Pulse Generator for Fine Resolution Image Radar)

  • 강경인;임종태;신희섭;전재한
    • 한국항공우주학회지
    • /
    • 제34권8호
    • /
    • pp.104-108
    • /
    • 2006
  • 항공기나 위성에 탑재되어 지표면의 영상을 획득하기 위한 합성 개구 레이더의 영상 분해능은 거리 방향 분해능(Range Resolution)과 이에 수직한 방향의 분해능(Azimuth Resolution)으로 구분할 수 있다. 레이더 센서를 이용한 영상의 해상도를 향상시키기 위해서는 신호처리를 위한 첩 펄스를 광대역화 할 필요가 있으며, 본 논문에서는 고해상도의 영상을 획득 할 수 있는 디지털 첩 펄스 발생기를 설계하였다. 디지털 첩 펄스 발생기는 크게 AWG방식과 DDS방식으로 구분할 수 있으며 본 연구에서는 DDS방식의 첩 펄스 발생기로 선형 주파수 변조(LFM) 파를 발생시키는 300MHz 대역의 광대역 디지털 첩 펄스 발생기를 개발하였다. 개발된 첩 펄스 발생기는 거리 방향 분해능이 50cm 이상 되는 고해상도 영상 레이더 시스템을 구현할 수 있는 성능을 가진다.

CORDIC 알고리즘을 이용한 DDFS 설계 (Direct Digital Frequency Synthesizer design using CORDIC algorithm)

  • 이민석;조원경
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.985-988
    • /
    • 1999
  • This paper describes the architecture and the IC implementation of a Direct Digital Frequency Synthesizer (DDFS). That is based on an angle rotation algorithm (CORDIC). It is shown that the architecture can be implemented as a multipliers, feedfoward, and easily pipelineable datapath. A prototype IC has been designed, fabricated in 0.35${\mu}{\textrm}{m}$ SAMSUNG KG90 Library.

  • PDF

낮은 위상잡음 특성을 갖는 0.5~4 GHz 주파수 합성기 설계 및 제작 (Design and Fabrication of 0.5~4 GHz Low Phase Noise Frequency Synthesizer)

  • 박범준;박동철
    • 한국전자파학회논문지
    • /
    • 제26권3호
    • /
    • pp.333-341
    • /
    • 2015
  • 본 논문에서는 0.5~4 GHz 주파수 범위에서 낮은 위상잡음 특성을 갖는 광대역 고속 주파수 합성기 구조를 제안하였다. 광대역에서 빠른 동조 속도를 얻기 위해 DDS(Direct Digital Synthesizer)와 아날로그 직접 주파수 합성 기술을 적용하여 주파수 합성기의 출력을 합성하였다. 특히 낮은 위상잡음 특성을 확보하기 위해 DDS 구동에 필요한 2.4 GHz 클럭신호는 SPD(Sample Phase Detector)를 통해 100 MHz 기준 발진기 신호에 위상 고정된 2.4 GHz VCO(Voltage Controlled Oscillator)를 이용하여 발생시켰다. 그리고 광대역 주파수 합성기의 위상잡음 특성을 이론적으로 예측하고, 이를 측정결과와 비교하였다. 제작된 주파수 합성기의 위상잡음은 최고 주파수에서 -121 dBc @ 100 kHz 이하를 갖는다.

차동 양자화를 사용한 병렬 방식의 직접 디지털 주파수 합성기 (The Direct Digital Frequency Synthesizer of Parallel Type Using the Differential Quantization)

  • 김종일;이윤식;이의권
    • 한국ITS학회 논문지
    • /
    • 제6권2호
    • /
    • pp.126-137
    • /
    • 2007
  • 본 논문에서는 새로운 ROM 압축방식을 사용한 저전력 직접 디지털 주파수 합성기를 제안하고 낮은 클럭에서 동작하는 위상 누적기를 병렬로 연결하여 높은 주파수를 생성하는 위상-사인 변환기를 설계한다. ROM크기를 줄이기 위해 사인파를 양자화 할 때 일련의 차동 양자화 기술을 응용, 변형하여 양자화 ROM(Quantized ROM : Q-ROM과 차동 ROM(Differential ROM : D-ROM)을 사용하는 QD-ROM 압축방식을 제안한다. 이를 사용함으로써 67.5%의 ROM 사이즈를 감소시킬 수 있고 ROM의 크기를 줄여 전력 소모를 줄일 수 있다.

  • PDF

ROM 축소를 이용한 직접디지털 주파수 합성기법 (Direct digital frequency synthesizer using ROM reduction method)

  • 안영남;김종일
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2009년도 추계학술대회
    • /
    • pp.401-404
    • /
    • 2009
  • 본 논문에서는 ROM의 크기를 줄여 전력 소모를 줄일 수 있는 DDFS를 제안하였다. 새롭게 제안된 병렬 ROM 방식은 두 개의 ROM을 사용하여 원하는 주파수를 합성함으로써 전체적인 ROM들의 크기를 줄여준다. 표본화된 사인파의 양자화 값은 양자화 ROM과 차동 ROM에 저장된다. ROM 크기를 줄이기 위해 사인파를 양자화 할 때 일련의 차동 양자화 기술을 응용, 변형하여 두 개의 병렬 ROM을 사용한 압축방식을 제안한다. 이를 사용함으로써 최대 67.5%의 ROM 크기를 감소시켜 전력소모를 줄일 수 있다.

  • PDF