• Title/Summary/Keyword: Electronic packaging

Search Result 574, Processing Time 0.029 seconds

Effect of Silane Coupling Treatment on Dielectric Properties of Strontium Titanate/Organic Composite ($SrTiO_3$/유기물 복합재료의 유전특성에 실란 커플링 처리의 효과)

  • Kim, Jun-Young;Kim, Sang-Hyun;Yoo, Myong-Jae;Lee, Woo-Sung
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.11a
    • /
    • pp.219-220
    • /
    • 2007
  • 실란 커플링제 종류에 따른 $SrTiO_3$/유기물 복합재료의 유전특성에 미치는 영향을 조사하여 비교하였다. 실란 커플링제는 amino계, epoxy계, methacryloxy계, acryloxy계, vinyl계를 사용하였으며, tape casting 방법으로 제작한 복합체 필름을 vacuum lamination 공정을 통하여 기판을 만들어 유전특성을 측정하였다. 실란 괴플링제의 종류에 따라 유전특성은 상이한 결과를 나타냈으며, acryloxy계를 제외한 다른 커플링제를 처리한 복합재료는 유전상수와 유전손실이 감소하는 경향을 확인할 수 있었다. Acryloxy계 커플링제를 처리한 복합재료는 커플링제가 처리되지 않은 복합재료와 비교하여 유전상수가 6%정도 증가하였며, 유전손실은 25%정도 감소하였다.

  • PDF

Fabrication and Properties of Heterostructure (K7.6/K65) Embedded Capacitor by Constrained Sintering Process (Constrained Sintering 공정에 의한 K7.6/K65 이종접합 Embedded Capacitor의 제조 및 특성)

  • Cho, Tae-Hyun;Cho, Hyun-Min;Kim, Jun-Chul;Kim, Dong-Su;Kang, Nam-Kee
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2006.11a
    • /
    • pp.194-195
    • /
    • 2006
  • 개인 휴대 통신 기기의 급속한 발달로 인해 부품의 소형화, 고집적화가 중요한 요소로 대두되고 있으며 이를 위해서는 모듈내부에 3차원적인 수동소자의 내장이 가능한 LTCC (Low Temperature Co-fired Ceramics) 공정이 각광받고 있다. Embedded Capacitor를 제조하기 위해 유전율이 7.6과 6.5인 LTCC 재료를 이종접합 하여 제조하였으며 이종재료의 수축거동 차이에 의한 camber가 발생하였다. 이를 해결하고 또한 고주파 부품용 정밀회로 패턴을 구 현하기 위해 PLAS 방식의 Constrained Sintering 공정을 적용하여 camber 문제를 해결하였으며 capacitance 값이 두 이종재료의 유전율과 1:1로 비례하지 않았는데 이는 유전율 65 tape에 잔존하는 기공 때문으로 판단되며 미세구조로써 확인하였다.

  • PDF

Effects of $Al_2O_3$ Based Paste Formulation for Constrained Sintering in LTCC (Constrained Sintering을 위한 LTCC용 $Al_2O_3$ Paste 조성에 대한 영향)

  • Lee, Sang-Myoung;Yoo, Myong-Jae;Kim, Jun-Yong;Park, Sung-Dae;Park, Jong-Chul;Nahm, Sahn
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.06a
    • /
    • pp.267-268
    • /
    • 2007
  • 기존의 Free Sintering 방법을 사용하는 LTCC(Low Temperature Cofiring Ceramics)는 수축률이 일정하지 않아서 설계 치수와 동일하게 제작하기 어려운 단점을 가지고 있다. 이에 따라서 정밀한 전자부품을 제작하기 위한 방안으로 X-Y면 방향에서의 변형을 거의 zero로 제어하는 Constrained Sintering(CS) 기술이 요구되고 있다. 본 연구에서는 LTCC 기판이 소성되는 동안에 변형을 억제하기 위하여 소성온도가 LTCC 기판 보다 높은 $Al_2O_3$ 분말과 유기물을 혼합하여 페이스트를 제작한 후에 스크린 프린팅 방법을 이용하여 도포 후에 Z축 방향으로 일축가압을 하면서 소성하여 수축률을 제어 하였다. 또한 바인더와 $Al_2O_3$ 분말의 함량에 대한 최적 조성의 $Al_2O_3$ 페이스트를 제작하여 0.5%로 수축률을 가지는 균일한 LTCC 기판을 구현 할 수 있었다.

  • PDF

The Fabrication and Characterization of Diplexer Substrate with buried 1005 Passive Component Chip in PCB (PCB내 1005 수동소자 내장을 이용한 Diplexer 구현 및 특성 평가)

  • Park, Se-Hoon;Youn, Je-Hyun;Yoo, Chan-Sei;Kim, Pil-Sang;Kang, Nam-Kee;Park, Jong-Chul;Lee, Woo-Sung
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.14 no.2 s.43
    • /
    • pp.41-47
    • /
    • 2007
  • Today lots of investigations on Embedded Passive Technology using materials and chip components have been carried out. We fabricated diplexers with 1005 sized-passives, which were made by burying chips in PCB substrate and surface mounting chip on PCB. 6 passive chips (inductors and capacitors) were used for the frequency divisions of $880\;MHz{\sim}960\;MHz(GSM)$ and $1.71\;GHz{\sim}1.88\;GHz(DCS)$. Two types of diplxer were characterized with Network analyzer. The chip buried diplexer showed extra 5db loss and a little deviation of 0.6GHz at aimed frequency areas, whereas the chip mounted diplexer showed man. 0.86dB loss within GSM field and max. 0.68dB within DCS field respectively. But few degradations were observed after $260^{\circ}C$ for 80min baking and $280^{\circ}C$ for 10sec solder floating.

  • PDF

Thin and Hermetic Packaging Process for Flat Panel Display Application

  • Kim, Young-Cho;Jeong, Jin-Wook;Lee, Duck-Jung;Choi, Won-Do;Lee, Sang-Geun;Ju, Byeong-Kwon
    • Journal of Information Display
    • /
    • v.3 no.1
    • /
    • pp.11-16
    • /
    • 2002
  • This paper presents a study on the tubeless Plasma Display Panel (PDP) packaging using glass-to-glass electrostatic bonding with intermediate amorphous silicon. The bonded sample sealing the mixed gas with three species showed high strength ranging from 2.5 MPa to 4 MPa. The glass-to-glass bonding for packaging was performed at a low temperature of $180^{\circ}C$ by applying bias of 250 $V_{dc}$ in ambient of mixed gases of He-Ne(27 %)-Xe(3 %). The tubeless packaging was accomplished by bonding the support glass plate of $30mm{\times}50mm$ on the rear glass panel and the capping glass of $20mm{\times}20mm$. The 4-inch color AC-PDP with thickness of 8 mm was successfully fabricated and fully emitted as white color at a firing voltage of 190V.

A Study on Improvement of Optical Characteristics by Packaging Methods in Three Electrode-Type Reflective Display (3전극형 반사형 디스플레이에서 패키징 방법에 의한 광특성 개선에 관한 연구)

  • Park, Sang-Hyun;Kim, Young-Cho
    • Journal of the Korean Institute of Electrical and Electronic Material Engineers
    • /
    • v.30 no.3
    • /
    • pp.170-174
    • /
    • 2017
  • In 3 electrode reflective displays using a plastic substrate, unstable packaging induces particle clumping and optical degradation due to external air inflow and electronic ink evaporation. In this work, we fabricate 3 electrode electronic paper using glass wafer, ITO/plastic film, and ITO/glass/gas barrier film as an upper substrate after injecting electronic ink onto the lower substrate. Then, we studied its properties. After operating under stress conditions for 336 hours at $85^{\circ}C$ and 75% humidity, the reflectivity of driven e-paper panels with white color was 25.5% for the panels using glass wafer, 22.5% for plastic film including a gas barrier layer, and 16% for plastic film only. From these optical properties, we conclude that gas barrier film improves upper film isolation as a desirable packaging method.

The evaluation of high frequency performance with polymer material for semi-additive and subtractive method (인쇄회로기판에서 도금 및 에칭공정에 따른 전극의 형태가 특성에 미치는 영향)

  • Jung, Yeon-Kyung;Kim, Seung-Taek;Park, Sae-Hoon;Youn, Je-Hyun;Yoo, Chan-Sei;Lee, Woo-Sung
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2008.06a
    • /
    • pp.338-339
    • /
    • 2008
  • 현재 PCB (Printed circuit board) 산업은 디스플레이, 모바일 시장의 수요 증가로 인해 활성화 되면서 다앙한 분야로 확대 되어가고 있다. 전자기기의 직접화, 고속파, 사용 주파수 영역의 증가로 인해 수십 GHz 영역에서도 활용이 가능한 소재 및 기판의 필요성이 대두되어 지고 있어 이에 대응할 수 있는 소재 개발도 다양해지고 있다. 본 논문에서는 GHz 영역에서 인쇄회로기판의 회로형태가 특성에 미치는 영향에 대해 연구하였다. 이를위해 패턴도금법과 에칭법으로 회로를 형성하였다. 패턴도금법으로 형성된 시편은 무전해 구리도금 공정을 거친 후 감광성 필름을 이용하여 전해 도금방법을 패턴을 형성하여 회로를 구현하였고, 에칭 패턴 시편은 FR4를 이용하여 동박접합과 도금 공정 후 마스크 패턴을 사용하여 노광, 현상, 에칭 공정을 거쳐 회로를 구성하였다. GHz영역에서 Transmission Line 특성을 분석하였으며 구리 패턴과 절연체사이의 계면형태가 특성에 영향을 주는 것을 확인할 수 있었다.

  • PDF

$SrTiO_3$/유기물 복합재료 기반의 내장형 수동소자 구현

  • Lee, Gwang-Hoon;Yoo, Chan-Sei;Yoo, Myong-Jae;Park, Se-Hoon;Kim, Dong-Su;Lee, Woo-Sung;Yook, Jong-Gwan
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2008.06a
    • /
    • pp.38-38
    • /
    • 2008
  • 무선 통신에 사용되는 기판에서 passive device는 대부분 기판 위에 개별적으로 표면 실장 되고 있으며 전체 기판면적에 80% 정도를 차지하고 있다. 따라서 기판의 소형화, 경량화를 위하여 많은 면적을 차지하는 수동소자들을 다층인쇄회로기판(multi-layer circuit board)에 내장하는 내장형 수동소자(embedded passive device) 기술이 연구되고 있다. 본 연구원에서 개발한 복합재료는 무기물 충전제 $SrTiO_3$를 사용하였으며, 열가소성 수지로는 cyclo-olefin-polymer계열의 수지를 바탕으로 제작 하였고, 유전율7~7.5이고 유전손실은 0.0045이다. 또한 $SrTiO_3$/유기물 복합재료는 공정온도가 낮고 경제적인 유기물에 높은 유전상수를 갖는 무기물이 분산되어 있는 형태이며, 우수한 유전 특성, 화학적 안정성, 저온 제조공정, 제조단가의 감소, 패키징 크기의 감소 등의 장점을 갖는다. 개발된 재료를 기반으로 Multi-layer 구조를 이용한 다양한 용량대의 capacitor를 구현 하였으며, spiral inductor 와 내장형 spiral inductor를 구현하여 다양한 용량대의 inductor를 구현 하였다. 그리고 각각의 구조에 따른 inductance와 Q factor를 분석 하였으며, Q factor가 100이상인 high Q inductor도 구현하였다. 이렇게 구현된 내장형 수동소자는 기판의 크기의 감소와 제조 단가의 절감, 최소 크기의 기판을 구현하는데 응용이 가능 할 것으로 예상 된다.

  • PDF