• Title/Summary/Keyword: Electronic packaging

Search Result 574, Processing Time 0.032 seconds

Development of Textile Metal Matrix Composites for Electronic Packaging (전자 패키징용 직조형 금속복합재료 개발)

  • 이상관;김진봉;홍순형
    • Proceedings of the Korean Society For Composite Materials Conference
    • /
    • 2000.11a
    • /
    • pp.183-186
    • /
    • 2000
  • A new textile metal matrix composite fur electronic packaging was developed and characterized. The thermal management materials consist of a plain woven carbon fabric as reinforcement and pure aluminum as matrix. The finite element method has been utilized in the analysis of thermal stress between the constituent components of packaging. The prototype part was manufactured by the liquid pressurizing method. The composite has CTE values of 4 to $5{\times}10^{-6}\;^{\circ}C^{-1}$10 in the range of $25^{\circ}C$ ~ 175$^{\circ}C$, resulting in good agreement with electronic materials such as Si and GaAs.

  • PDF

Effect of Die Attach Process Variation on LED Device Thermal Resistance Property (Die attach 공정조건에 따른 LED 소자의 열 저항 특성 변화)

  • Song, Hye-Jeong;Cho, Hyun-Min;Lee, Seung-Ik;Lee, Cheol-Kyun;Shin, Mu-Hwan
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.11a
    • /
    • pp.390-391
    • /
    • 2007
  • LED Packaging 과정 중 Die bond 재료로 Silver epoxy를 사용하여 Packaging 한 후 T3Ster 장비로 열 저항 값(Rth)을 측정하였다. Silver epoxy 의 접착 두께를 조절하여 열 저항 값을 측정하였고, 열전도도 값이 다른 Silver epoxy를 사용하여 열 저항 값을 측정하였다. Silver epoxy 접착 두께가 충분하여 Chip 전면에 고루 분포되었을 경우 그렇지 않은 경우보다 평균 4.8K/W 낮은 13.23K/W의 열 저항 값을 나타내었고, 열전도도가 높은 Silver epoxy 일수록 열전도도가 낮은 재료보다 평균 4.1K/W 낮은 12K/W의 열 저항 값을 나타내었다.

  • PDF

The Fabrication and Characterization of Embedded Switch Chip in Board for WiFi Application (WiFi용 스위치 칩 내장형 기판 기술에 관한 연구)

  • Park, Se-Hoon;Ryu, Jong-In;Kim, Jun-Chul;Youn, Je-Hyun;Kang, Nam-Kee;Park, Jong-Chul
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.15 no.3
    • /
    • pp.53-58
    • /
    • 2008
  • In this study, we fabricated embedded IC (Double Pole Double throw switch chip) polymer substrate and evaluate it for 2.4 GHz WiFi application. The switch chips were laminated using FR4 and ABF(Ajinomoto build up film) as dielectric layer. The embedded DPDT chip substrate were interconnected by laser via and Cu pattern plating process. DSC(Differenntial Scanning Calorimetry) analysis and SEM image was employed to calculate the amount of curing and examine surface roughness for optimization of chip embedding process. ABF showed maximum peel strength with Cu layer when the procuring was $80\sim90%$ completed and DPDT chip was laminated in a polymer substrate without void. An embedded chip substrate and wire-bonded chip on substrate were designed and fabricated. The characteristics of two modules were measured by s-parameters (S11; return loss and S21; insertion loss). Insertion loss is less than 0.55 dB in two presented embedded chip board and wire-bonded chip board. Return loss of an embedded chip board is better than 25 dB up to 6 GHz frequency range, whereas return loss of wire-bonding chip board is worse than 20 dB above 2.4 GHz frequency.

  • PDF

Study of Dispersibility and Dielectric Properties in $SrTiO_3$/COP Composites as the kind/content of Dispersants (분산제의 종류와 함량에 따른 $SrTiO_3$/사이클로올레핀폴리머 복합재료의 분산성 및 유전특성에 대한 연구)

  • Kim, Jun-Young;Lee, Jin-Won;Yoo, Myong-Jae;Lee, Woo-Sung
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2008.06a
    • /
    • pp.261-262
    • /
    • 2008
  • 분산제의 종류와 함량이 무기물-유기물 복합재료의 레올로지 특성 및 유전특성에 미치는 영향에 대하여 고찰하였다. 먼저 Multiple light scattering 방법을 통하여 용액의 입자 이동속도와 용액의 맑은층의 두께변화를 살펴보았으며 이를 통해 적정한 분산제의 선정 및 선정된 분산제의 함량비에 따른 무기물 분말의 분산 특성을 고찰하였다. 그리고 테이프 캐스팅을 통하여 테이프를 제작한 후 1GHz에서 유전특성을 측정하였다. 위 결과들을 통하여 분산제의 종류와 함량비에 따라 용액 및 슬러리의 특성이 다르며 적정한 분산제를 사용하여 유전상수 16.5에 유전손실 0.0058의 복합재료를 제작할 수 있었다.

  • PDF

Study of Diplexer Fabrication with Embedded Passive Component Chips (수동소자 칩 함몰공정을 이용한 Diplexer 구현에 관한 연구)

  • Youn, Je-Hyun;Park, Se-Hoon;Yoo, Chan-Sei;Lee, Woo-Sung;Kim, Jun-Chul;Kang, Nam-Kee;Yook, Jong-Gwan;Park, Jong-Chul
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.06a
    • /
    • pp.30-30
    • /
    • 2007
  • 현재 다양한 종류의 RF 통신 제품이 시장에 등장하면서 제품의 경쟁력 확보에 있어 소형화 정도가 중요한 이슈가 되고 있다. Passive Device는 RF Circuit을 제작할 때 많은 면적을 차지하고 있으며 이를 감소시키기 위해 여러 연구가 진행되고 있다. 가장 효과적인 방법으로 반도체 집적기술로 크기를 줄이는 방법이 있으나, 공정이 비싸고 제작 시간이 오래 걸려 제품개발 시간과 개발비용이 상승하게 된다. 반면에 SoP-L 공정은 PCB 제작에 이용되는 일반적인 재료와 공정을 사용하므로 개발 비용과 시간을 줄일 수 있다. SoP-L의 또 하나 장점은 다종 재료를 다층으로 구성할 수 있다는 점이다. 최근 chip-type의 Device를 PCB 기판 안에 내장하는 방법의 RF Circuit 소형화 연구가 많이 진행되고 있다. 본 연구에서는 SoP-L 공정으로 chip-type 수동소자를 PCB 기판 내에 함몰하여 수동소자회로를 구현, 분석하여 보았다. 수동소자회로는 880 MHz~960 MHz(GSM) 영역과 1.71 GHz~1.88 GHz(DCS) 영역을 나누는 Diplexer를 구성하였다. 1005 size의 chip 6개로 구현한 Diplexer를 표면실장과 함몰공정으로 제작하고 Network Analyzer로 측정하여 비교하였다. chip 표면실장으로 구현된 Diplexer는 GSM에서 최대 0.86 dB의 loss, DCS에서 최대 0.68 dB의 loss가 나타났다. 표면실장과 비교하였을 때 함몰공정의 Diplexer는 GSM 대역에서 약 0.5 dB의 추가 loss가 나타났으며 목표대역에서 0.6 GHz정도 내려갔다. 이 결과를 바탕으로 두 공정 간 차이점을 확인하고, 함몰공정으로 chip-type 수동소자를 사용하였을 때 고려해야 할 점을 분석하였다. 이를 바탕으로 SoP-L 함몰공정의 안정성을 높여서 이것을 이용한 회로의 소형화에 적용이 가능할 것으로 기대한다. 특히 능동소자의 DC Power Control에서 고용량의 수동소자를 이용할 때 집적도를 높일 수 있을 것이다.

  • PDF

A Study on the Optimization of Heat Dissipation in Flip-chip Package (플립칩 패키지의 열소산 최적화 연구)

  • Park, Chul Gyun;Lee, Tae Ho;Lee, Tae Kyoung;Jeong, Myung Yung
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.20 no.3
    • /
    • pp.75-80
    • /
    • 2013
  • According to advance of electronic packaging technology, electronic package becomes smaller. Miniaturization of package causes the temperature rise of package. This can degrade life of electronic device and generate the failure of electronic system. In this study, we proposed a new semi-embedded structure with micro pattern for maximizing heat dissipation. A proposed structure showed the characteristics which have maximum temperature lower than $20^{\circ}C$ compared with conventional structure. And also, in view of thermal stress and strain, our structure showed a remarkably low value compared with other ones. We expect that the new structure proposed in this work can be applied to an flip-chip package of the future.

Signal-Based Fault Detection and Diagnosis on Electronic Packaging and Applications of Artificial Intelligence Techniques (시그널 기반 전자패키지 결함검출진단 기술과 인공지능의 응용)

  • Tae Yeob Kang;Taek-Soo Kim
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.30 no.1
    • /
    • pp.30-41
    • /
    • 2023
  • With the aggressive down-scaling of advanced integrated circuits (ICs), electronic packages have become the bottleneck of both reliability and performance of whole electronic systems. In order to resolve the reliability issues, Institute of Electrical and Electronics Engineers (IEEE) laid down a roadmap on fault detection and diagnosis (FDD), thrusting the digital twin: a combination of reliability physics and artificial intelligence (AI). In this paper, we especially review research works regarding the signal-based FDD approaches on the electronic packages. We also discuss the research trend of FDD utilizing AI techniques.