• 제목/요약/키워드: Inverter-based SC circuit technique

검색결과 2건 처리시간 0.017초

심장박동 조절장치를 위한 저전압 저전력 델타 시그마 모듈레이터 (A Low-Voltage Low-Power Delta-Sigma Modulator for Cardiac Pacemaker Applications)

  • 채영철;이정환;이인희;한건희
    • 대한전자공학회논문지SD
    • /
    • 제46권1호
    • /
    • pp.52-58
    • /
    • 2009
  • 심장박동 조절장치를 위한 저전압 저전력 델타 시그마 모듈레이터를 제안하였다. 제안된 회로는 feedforward 구조를 이용한 델타 시그마 모듈레이터 단을 계단식 형태로 설계하였으며, 이를 통하여 저전압 환경에서도 비교적 높은 해상도를 구현할 수 있었다. 인버터 기반의 스위치드 커패시터 회로를 이용하여 전력소모를 최소화하고, 낮은 전압에서도 동작 가능하도록 설계되었다. 제안된 회로는 $0.35-{\mu}m$ CMOS 공정을 이용하여 구현되었으며, 샘플링 주파수가 7.6 kHz 이고 120Hz 대역폭에서 61-dB SNDR, 63-dB SNR, 그리고 65-dB DR 을 가진다. 이때 전력소모는 1-V 전원전압에서 280 nW에 불과하다.

심장박동 조절장치를 위한 1V 아날로그 CMOS 전단 처리기 (A 1V Analog CMOS Front-End for Cardiac Pacemaker Applications)

  • 채영철;이정환;이인희;한건희
    • 대한전자공학회논문지SD
    • /
    • 제46권1호
    • /
    • pp.45-51
    • /
    • 2009
  • 심장박동 조절장치를 위한 저전압 저전력 전단 처리기를 제안한다. 제안된 회로는 80 Hz에서 120 Hz의 대역폭을 가지는 4차의 스위치드 커패시터 필터와 0 dB에서 24 dB까지 0.094 dB 간격으로 전압이득의 조절이 가능한 전압증폭기를 구현하였다. 낮은 전압에서 동작하고, 전력소모를 극소화하기 위해서 인버터 기반의 스위치드 커패시터 회로를 사용하였으며, 인버터가 가지는 작은 전압이득을 보상하기 위해서 상호상관 기법을 사용하였다. 제안된 회로는 $0.35-{\mu}m$ CMOS 공정을 이용하여 구현되었으며, 5kHz의 샘플링 주파수에서 80-dB의 SFDR을 가진다. 이때 전력소모는 1 V의 전원전압에서 330 nW에 불과하다.