• 제목/요약/키워드: Linear phase detector

검색결과 64건 처리시간 0.032초

1/8-Rate Phase Detector를 이용한 클록-데이터 복원회로 (A Clock-Data Recovery using a 1/8-Rate Phase Detector)

  • 배창현;유창식
    • 전자공학회논문지
    • /
    • 제51권1호
    • /
    • pp.97-103
    • /
    • 2014
  • 본 논문에서는 1/8-rate 위상검출기를 이용한 클록-데이터 복원회로를 제안한다. 기존의 full-rate 또는 half-rate 위상검출기의 사용은 동일 데이터 속도에서 복원된 클록의 주파수가 상대적으로 높아야 하므로 샘플링회로와 VCO의 설계에 부담으로 작용한다. 본 논문에서는 복원된 클록의 주파수를 낮추기 위해 1/8-rate 클록을 사용할 수 있는 위상검출기를 구성하고 Linear equalizer를 위상검출기 입력에 사용하여 복원된 클록의 지터를 감소시켰다. 테스트 칩은 0.13-${\mu}m$ CMOS 공정으로 제작되었고 입력은 3-Gb/s PRBS 데이터 패턴, 동작전압은 1.2-V에서 측정되었다.

무선통신에서의 Non-Linear Detector System 설계 (The System of Non-Linear Detector over Wireless Communication)

  • 공형윤
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.106-109
    • /
    • 1998
  • Wireless communication systems, in particular, must operate in a crowded electro-magnetic environmnet where in-band undesired signals are treated as noise by the receiver. These interfering signals are often random but not Gaussian Due to nongaussian noise, the distribution of the observables cannot be specified by a finite set of parameters; instead r-dimensioal sample space (pure noise samples) is equiprobably partitioned into a finite number of disjointed regions using quantiles and a vector quantizer based on training samples. If we assume that the detected symbols are correct, then we can observe the pure noise samples during the training and transmitting mode. The algorithm proposed is based on a piecewise approximation to a regression function based on quantities and conditional partition moments which are estimated by a RMSA (Robbins-Monro Stochastic Approximation) algorithm. In this paper, we develop a diversity combiner with modified detector, called Non-Linear Detector, and the receiver has a differential phase detector in each diversity branch and at the combiner each detector output is proportional to the second power of the envelope of branches. Monte-Carlo simulations were used as means of generating the system performance.

  • PDF

A CMOS 5.4/3.24-Gbps Dual-Rate CDR with Enhanced Quarter-Rate Linear Phase Detector

  • Yoo, Jae-Wook;Kim, Tae-Ho;Kim, Dong-Kyun;Kang, Jin-Ku
    • ETRI Journal
    • /
    • 제33권5호
    • /
    • pp.752-758
    • /
    • 2011
  • This paper presents a clock and data recovery circuit that supports dual data rates of 5.4 Gbps and 3.24 Gbps for DisplayPort v1.2 sink device. A quarter-rate linear phase detector (PD) is used in order to mitigate high speed circuit design effort. The proposed linear PD results in better jitter performance by increasing up and down pulse widths of the PD and removes dead-zone problem of charge pump circuit. A voltage-controlled oscillator is designed with a 'Mode' switching control for frequency selection. The measured RMS jitter of recovered clock signal is 2.92 ps, and the peak-to-peak jitter is 24.89 ps under $2^{31}-1$ bit-long pseudo-random bit sequence at the bitrate of 5.4 Gbps. The chip area is 1.0 mm${\times}$1.3 mm, and the power consumption is 117 mW from a 1.8 V supply using 0.18 ${\mu}m$ CMOS process.

Analysis of Cationic Surfactants in Cosmetics By Reverse phase Ion-Pair Chromatigraphy with Suressed Conductivity Detector and UV Detector

  • Jong-Keun Choi;Jae
    • 대한화장품학회지
    • /
    • 제23권3호
    • /
    • pp.161-167
    • /
    • 1997
  • Determination of several cationic surfactants in cosmetics has been investigated. Reverse phase ion pair chromatography was used to identify and quantitate cationic surfactants. Cationic surfactants analyzed in this experiment were cetylpyridium chloride, stearyltrimetylammonium chloride, bezalkonium chloride, benzyldicethylcetylammonium chloride, and bihenyltrimethyl ammonium chloride. The separation was achieved on a reverse phase coumn with 10mM HCl-acetonitrile eluent. In this condition, the most of cationic surfactants with exception of CPC and CTAC respectively with suppressed conductivity detector and UV detector connected in series. The calibration curves obtained by plotting the peak areas of the cationic surfactants were linear at levels ranging from 0.005 to 0.1% correlation coefficient, r=0.9988. The detection limits were 1 to 5ppm in sample solution. The average recoveries of cationic surfactants added to hair treatment cream and hair rinse in three to five experiments were 96.7 105.2% and relative standard deviations were 1.1-3.8%. The case that there were CPC and CTAC in same solution was also tested. CPC and CTAC which couldn't be separated on reverse phase column were quantitated with suppressed conductivity detector and UV detector connected in series. Recovery of CPC and CTAC were 101.6 and 89.2% respectively. The proposed method was applied to the determination of cationic surfactants in commercial hair treatment cream.

  • PDF

Solid phase microextraction-gas chromatograph/pulsed flame photometric detector(SPME-GC/PFPD)와 static headspace-gas chromatograph/pulsed flame photometric detector(SH-GC/PEPD)를 이용한 황 함유 화합물들의 분석 방법 비교 (Comparison of Solid Phase Microextraction-Gas Chromatograph/Pulsed Flame Photometric Detector (SPME-GC/PFPD) and Static Headspace-Gas Chromatograph/Pulsed Flame Photometric Detector (SH-GC/PEPD) for the Analysis of Sulfur-Containing Compounds)

  • 양지연;김영석
    • 한국식품과학회지
    • /
    • 제37권5호
    • /
    • pp.695-701
    • /
    • 2005
  • 각각의 황 함유 화합물의 표준곡선을 그렸을 때, linear range의 범위는 $10^2$부터 $10^4$까지의 범위를 보였다. Dimethyl trisulfide가 가장 작은 limit of detection(LOD) 값과 가장 넓은 linear range $(10^4)$를 보이는 반면, methional은 가장 큰 LOD 값과 가장 좁은 linear range$(10^2)$를 가졌다. 각 황 함유 화학물의 분자구조와 PFPD의 황 함유 화합물 분석 원칙에 영향을 받는 것으로 사료된다. 서로 다른 세 종류의 fiber를 사용시, 미세 고체상 추출법(SPME)을 사용했을 때, CAR/PDMS fiber는 가장 좋은 추출 효율을 보였고, 반대로 PDMS/DVB fiber는 가장 낮은 효율을 나타내었다. SPME 방법을 사용하면, 시료에 포함되어 있는 6개의 황 함유 화합물들 중, 최대 5개까지 분석이 가능하였다. 그러나 본 실험에서 사용하지 않은 황 함유 화합물들도 다수 동정 되었는데, 이렇게 추출과정 중 artifacts로 생성된 황 함유 화합물들은 분석 시 오차를 작용할 수 있다. 고정상 기체추출법(SH)은 SPME와 비교했을 때 더 적은 수의 황 함유 화합물을 감지해냈다. SPME와 비교 시 SH의 추출 효율은 낮았지만, artifact로 생성되는 화합물의 수는 적었다.

Schottky 다이오드를 이용한 Six-port용 L/Ku-band 광대역 Power detector 설계 제작 (Design and Implementation of L/Ku-band Broadband Power Detector using Schottky Diode)

  • 김영완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2006년도 춘계종합학술대회
    • /
    • pp.615-618
    • /
    • 2006
  • 본 논문에서는 직접 변환 방식인 six-port의 RF 출력 신호를 검파하고 요구 대역폭에서 입력 주파수 신호에 대한 진폭 및 위상차를 선형적으로 출력하는 광역 power detector를 설계 제작한다. Six-port 출력단에 접속되는 power detector는 높은 정합도를 갖고 반사파로 인한 Six-port 간 위상 불일치를 방지하고, 넓은 대역폭에서 낮은 VSWR을 유지하여야 하는 광역 특성을 갖는 power detector 설계가 필요하다. L-band의 강제 정합 회로와 Ku-band의 정합 회로 그리고 isolator와 정합 회로를 갖는 power detector 회로를 구성하여 요구하는 Six-port 형 power detector 성능을 평가한다.

  • PDF

이동통신을 위한 FSK동기 및 변복조기술에 관한 연구 I부. FSK 복조를 위한 Quadrature Detector 설계 (A Study on the FSK Synchronization and MODEM Techniques for Mobile Communication Part I :Design of Quadrature Detector for FSK Demodulation.)

  • 김기윤;최형진
    • 대한전자공학회논문지TC
    • /
    • 제37권3호
    • /
    • pp.1-8
    • /
    • 2000
  • 본 논문에서는 현재 이동통신 시스템의 한 형태로 단말기의 하드웨어 구현이 간단하고 IC제작이 경제적 이어서 무선호출시스템 등에 많이 사용되고 있는 FSK 신호 복조를 위한 Quadrature Detector의 디지털 시뮬레이션 모델을 구현하였다. Quadrature Detector는 아날로그 소자로서 입력신호의 주파수에 따라 다른 위상 변화값이 비선형적으로 출력되어 지금까지 시뮬레이션을 통한 정확한 시스템 특성 분석이 어려웠었다. 이에 본 논문에서는 Quadrature Detector를 이용한 FSK 신호의 복조과정을 전개하고 디지털 시뮬레이션 을 수행하여 최적 성능을 도출하였다. 먼저 Quadrature Detector의 시뮬레이션을 위해 RLC 탱크회로 (Tank Circuit)로 구성된 PSN(Phase Shift Network)의 아날로그 전달함수를 First Order Hold 이론을 이용하여 디지털 전달함수로의 등가변환을 유도하였다. 또한 4FSK신호에 대한 Quadrature Detector의 복조신호 출력 형태가 4-level 신호인데, 이를 2개의 비교기(Comparator)만을 사용할 경우 최적 성능을 얻기 위한 임계레벨 결정과 동작 파라메터 Q값 설정방법을 제안하였으며 BER 분석을 통해 검증하였다

  • PDF

PLL 주파수 합성기에서 발생하는 위상잡음의 영향 (The Effect of Phase Noise from PLL Frequency Synthesizer)

  • 조형래;최정수
    • 한국전자파학회논문지
    • /
    • 제12권6호
    • /
    • pp.865-870
    • /
    • 2001
  • 이 논문에서는, PLL주파수 합성기의 VCO로부터의 위상잡음이 64 QAM 시스템 성능에 미치는 영향을 분석하려 한다. 발진기에서 발생하는 위상잡음을 실제와 유사하게 예측하기 위해 발진기의 입력 충격 전류가 소신호일 때를 가정하여 선형 시변(linear time-varying : LTV) 모형을 고려하였으며 64 QAM 시스템에서 위상잡음이 복조부에서 검출과정을 거칠 때 위상잡음이 없는 백색정규잡음 환경에서의 BER과 비교하여 어느 정도 시스템 성능을 떨어뜨리는지를 분석한다.

  • PDF

Six-port 직접 변환 수신을 위한 광대역 Power detector 설계 제작 (Design and Implementation of Broadband Power Detector for Six-port Direct Conversion Receiver)

  • 이용주;김영완;박동철
    • 한국위성정보통신학회논문지
    • /
    • 제1권1호
    • /
    • pp.59-64
    • /
    • 2006
  • 본 논문에서는 직접 변환 방식인 six-port의 RF 출력 신호를 검파하고 요구 대역폭에서 입력 주파수 신호에 대한 진폭 및 위상 신호를 선형적으로 출력하는 광역 power detector를 설계 제작한다. Six-port 출력단에 접속되는 power detector는 높은 정합도를 갖고 반사파로 인한 Six-port 간 위상 불일치를 방지하고, 넓은 대역폭에서 낮은 VSWR을 유지하여야 하는 광역 특성을 갖는 power detector 설계가 필요하다. 광역 정합을 위하여 사용 주파수 대역에 따라 강제 정합과 다단 LC 정합 회로, 그리고 isolator를 사용한 낮은 VSWR 특성을 갖는 설계 방법을 비교 분석한다. 설계 제작된 power detector의 주파수 대역에 대한 동적 동작 영역(dynamic range) 성능을 측정하여 Six-port의 수신 전송 신호 검파기로 활용될 수 있는 타당성을 평가한다.

  • PDF

변형된 디지털 Costas Loop에 관한 연구 (I) 잡음이 없을 경우의 성능 해석 (Analysis of Modified Digital Costas Loop Part I : Performance in the Absence of Noise)

  • 정해창;은종관
    • 대한전자공학회논문지
    • /
    • 제19권2호
    • /
    • pp.38-50
    • /
    • 1982
  • 이 논문에서는 변형된 디지탈 Costas loop이라고 불리우는 새로운 형의 digital phase-locked loop(DPLL)을 제안하고 성능을 해석하였다. 제안된 DPLL의 주요 특성은 tan-1(·) 함수를 DPLL에 사용함으로써 phase error detector가 선형 특성을 갖게 되고, 따라서 mod-2π 선형 difference equation에 의해서 그 특성을 설명할 수 있다. 본 논문은 2부로 나뉘어져 1부에서는 먼저 제안된 시스템을 설명하고 잡음이 없는 경우 Phase plane방법에 의해서 1차와 2차 loop의 성능을 해석했다. 초기 조건에 관계없이 locking이 될 수 있는 locking 범위의 식을 유도하고, 경우에 따라서 일어날 수 있는 false lock 또는 oscillation 현상을 설명했다. 이론적인 모든 해석은 컴퓨터 시뮬레이션에 의해서 입증되었다. 논문의 2부에서는 잡음이 있을 경우에 제안된 DPLL의 성능을 해석하였다. Chapman-Kolmogorov 방정식을 사용하여 제안된 시스템의 phase error의 steady state probability density함수, mean 및 variance를 얻었다. 이 결과들은 제 2부에 게재 될 것이다.

  • PDF