PLL 주파수 합성기를 이용한 새로운 주파수 변조 회로 설계 및 제작

Design and Implementation of a Novel Frequency Modulation Circuit using Phase Locked Loop Synthesizer

  • 발행 : 2004.06.01

초록

이 논문은 PLL주파수 합성기의 루프 대역폭보다 높은 주파수에서 낮은 주파수까지 변화하는 신호에 대한 주파수 변조가 일정한 최대 주파수 편이를 갖도록 하는 단순하면서도 저가의 새로운 주파수 변조회로를 소개하였다. 이 주파수 변조회로는 PLL 안에서의 주파수에 따른 루프 필터의 궤환량을 보상하도록 설계되었고 최대주파수 편이값 조절과 루프와의 상호 간섭을 제거할 수 있도록 설계되었다. 또한 기존의 스펙트럼 분석기로 $\Delta$f(최대 주파수 편이)또는 $\beta$(변조 지수)를 측정하는 방법은 협대역 주파수 변조에서만 유용하여 광대역 주파수에서 측정할 수 있도록 새로운 측정방법을 제안하고 변조 신호 발생기를 이용하여 정확성을 확인하였다. 이런 한 방법으로 설계하여 제작한 회로를 측정하여 기대한 일정한 최대 주파수 편이를 가지는 것을 확인하였다.

In this paper, using phase locked loop(PLL) synthesizer, we introduce a novel but simple and low cost frequency modulation(FM) circuit of a flat peak frequency deviation fur modulation signal whose frequency covers from outside to inside of the loop-bandwidth of PLL. The FM circuit was basically designed to compensate an amount of feedback of the loop filter in PLL. The circuit also includes the capability of the adjustment of peak frequency deviation and of blocking the intereference with the loop filter. The designed circuit was successfully implemented and showed the flat frequency deviation as expected in the design. In addition, the novel measurement method of the wideband FM modulation index is suggested verified With the suggest measurement, it can be successfully shown the designed circuit has the expected frequency deviation.

키워드

참고문헌

  1. Microwave and wireless Synthesizers L.Rohde https://doi.org/10.1002/0471224316.ch1
  2. Using tow-point modulation to reduce synthesizer problems when designing DC-coupled GMSK modulation R.Hunter;F.Kostedt
  3. RF Design Wide bandwidth frequency modulation of phase lock loops D.Rosemarin
  4. RF Design Frequency modulation in a phase lock loop by control of the phase inside the loop S.Grimmett
  5. PLL Performance, Simulation, and Design D.Baberjee
  6. Application Note 150-1 Spectrum Analysis Amplitude and Frequency Modulation
  7. Analog and Digital Communication Systems M.S.Roden
  8. IEEE Journal Solid-State Circuits v.30 no.12 A 27 mW CMOS fractional-N synthesizer using digital compensation for 2.5 Mb/s GFSK modulation M.Perrott