DOI QR코드

DOI QR Code

Temperature Stable Frequency-to-Voltage Converter

동작온도에 무관한 Frequency-to-Voltage 변환 회로

  • 최진호 (부산외국어대학교 컴퓨터공학부) ;
  • 유영중 (부산외국어대학교 컴퓨터공학부)
  • Published : 2007.05.31

Abstract

In this work, temperature stable frequency-to-voltage converter is proposed. In FVC circuit input frequency is converted into output voltage signal. A FLL is similar to PLL in the way that it generates an output signal which tracks an input reference signal. A PLL is built on a phase detector, a charge pump, and a low pass filter. However, FLL does not require the use of the phase detector, the charge pump and low pass filter. The FVC is designed by using $0.25{\mu}m$ CMOS process technology. From simulation results, the variation of output voltage is less than ${\pm}2%$ in the temperature range $0^{\circ}C\;to\;75^{\circ}C$ when the input frequency is from 70MHz to 140MHz.

본 논문에서는 CMOS 공정을 이용하여 동작온도에 무관한 FVC(Frequency-to-Voltage Convener) 회로를 제안한다. FVC는 FLL(Frequency Locked Loop)의 핵심 회로로서 주파수 신호를 전압신호로 변환하는 회로이다. FLL 회로는 PLL(Phase-Locked Loop) 회로 같이 고정된 주파수 신호를 생성하는 회로지만, PLL과는 달리 위상비교기, charge pump, 저역 필터 등이 필요치 않아 간단히 회로를 구성할 수 있다. FVC 회로의 설계는 $0.25{\mu}m$ CMOS 공정을 이용하였다. 설계되어진 회로의 입력 주파수는 70MHz에서 140MHz를 사용하였다. 회로의 시뮬레이션 결과 동작 온도가 $0^{\circ}C$에서 $75^{\circ}C$까지 변화할 때 변환된 출력 전압의 변화는 상온에 비하여 ${\pm}2%$이내였다.

Keywords

References

  1. R. E. Best, Phase-Locked Loops: Theory, Design and Applications, NewYork: McGraw-Hill, 1984
  2. V. V. Kaenel, D. Aebischer, C. Piguetand E. Dijksta, 'A 320MHz, 1.5mW @1.35V CMOS PLL for microprocessor clock generation,' IEEE J. Solid-State Circuits, vol. 31, pp.1715-1722, Nov. 1996 https://doi.org/10.1109/JSSC.1996.542316
  3. A. Djemouai, M. Sawan and M. Slamani, New circuit techniques based on a high performance frequencyto- voltage conversion,' Proceedings of IEEE Int. Conf. Electronics Circuits and Systems, pp. 13-16, 1999
  4. A. Djemouai, M. Sawanand M. Slamani, 'A 200MHz frequency-loocked loop based on new frequency-to- voltage converters approach,' IEEE Int. Sym. Circuits and Systems, vol. 2, pp. 89-92, 1999
  5. A. Djemouai, M. Sawan and M. Slamani, 'New frequency-locked loop based on CMOS frequency-to- voltage converter: Design and Implementation,' IEEE Trans. on Circuits and Systems II: Analog and Digital signal processing - vol. 48,no.5, pp. 441-449, 2001 https://doi.org/10.1109/82.938354
  6. A. Djemouai, M Sawan and M Slamani, 'High performance integrated CMOS frequency-to-vol.tage converter,' Int. conference Microelectronics, pp. 63-66, 1998
  7. 최진호, '밴드갭 기준전압을 이용한 CMOS 전압제어 발전기의 설계,' 대한전기학회 52C권 10호, pp.425-430, 2003

Cited by

  1. 주파수-아날로그 전압 변환 회로의 설계 vol.15, pp.5, 2007, https://doi.org/10.6109/jkiice.2011.15.5.1119