DOI QR코드

DOI QR Code

모바일 디스플레이 디지털 인터페이스용 저전력 고속 수신기 회로의 설계

Design of Low-Power and High-Speed Receiver for a Mobile Display Digital Interface

  • 발행 : 2009.07.30

초록

본 논문에서는 모바일 디스플레이 디지털 인터페이스용 저전력 고속 수신기 회로를 제안하였다. 새롭게 제안된 저전력 수신기 회로는 바이어스 전류인 싱크 전류와 소스 전류를 공급전압, 공정, 온도 및 공통 모드 입력 전압의 변 동에 대해 둔감하도록 설계되었다. 3.0V${\sim}$3.6V의 전원전압과 -40${\sim}$85$^{\circ}$C의 온도에서 450Mbps 이상의 고속 데이터 수신이 가능하다. 그리고 모의 실험결과 소모전류는500${\mu}$A 이하이다. 테스트 칩은 매그나칩 0.35${\mu}$m CMOS 공정을 이용하여 제작되었으며, 테스터 결과 데이터 수신기 회로와 데이터 복원 회로가 정상적으로 동작하는 것을 확인하였다.

We propose a low-power and high-speed client receiver for a mobile display digital interface (MDDI) newly in this paper. The low-power receiver is designed such that bias currents, sink and source currents, are insensitive to variations of power supply, process, temperature, and common-mode input voltage (VCM) and is able to operate at a rate of 450Mbps or above under the conditions of a power supply range of 3.0 to 3.6Vand a temperature range of -40 to 85$^{\circ}$C. And it is confirmed by a simulation result that the current dissipation is less than 500${\mu}$A. A test chip is manufactured with the Magna chip 0.35${\mu}$m CMOS process. When a test was done, the data receiver and data recovery circuits are functioning normally.

키워드

참고문헌

  1. A. Boni, A. Pierazzi, and D. Vecchi, "LVDS I/O Interface for Gb/s-per-Pin Operation in 0.3-㎛ CMOS," IEEE J. Solid-State Circuits, vol.36, no.4, pp.706-711, April 2001 https://doi.org/10.1109/4.913751
  2. VESA, "Mobile Display Digital Interface Standard", Version 1, July 2004
  3. Qualcomm, "MDDI Client Core Pad Design Information", 80-V7333-1 Rev-C, Dec. 2004
  4. M. Bazes et al., "Two novel fully complementary self-biased CMOS differential amplifiers", IEEE J. Solid-State Circuits, vol.26, no.2, pp.165-168. Feb. 1991 https://doi.org/10.1109/4.68134
  5. K. C. Choi et al., "1-Gb/s CMOS Low-Voltage Differential Signaling Receiver and Fail-Safe Circuit for Display Applications", ISOCC 2006, Oct. 2006