A Design of 0.357 ps Resolution and 200 ps Input Range 2-step Time-to-Digital Converter

0.357 ps의 해상도와 200 ps의 입력 범위를 가진 2단계 시간-디지털 변환기의 설계

  • Park, An-Soo (Department of Electronic Engineering, Konkuk University) ;
  • Park, Joon-Sung (Department of Electronic Engineering, Konkuk University) ;
  • Pu, Young-Gun (Department of Electronic Engineering, Konkuk University) ;
  • Hur, Jeong (Department of Electronic Engineering, Konkuk University) ;
  • Lee, Kang-Yoon (Department of Electronic Engineering, Konkuk University)
  • 박안수 (건국대학교 전자정보통신공학부) ;
  • 박준성 (건국대학교 전자정보통신공학부) ;
  • 부영건 (건국대학교 전자정보통신공학부) ;
  • 허정 (건국대학교 전자정보통신공학부) ;
  • 이강윤 (건국대학교 전자정보통신공학부)
  • Received : 2009.12.22
  • Published : 2010.05.25

Abstract

This paper presents a high resolution, wide input range 2-step time-to-digital converter used in digital PLL. TDC is used to compare the DPLL output frequency with reference frequency and should be implemented with high resolution to improve the phase noise of DPLL. The conventional TDC consists of delay line realized inverters, whose resolution is determined by delay time of inverter and transistor size, resulting in limited resolution. In this paper, 2-step TDC with phase-interpolation and Time Amplifier is proposed to meet the high resolution and wide input range by implement the delay time less than an inverter delay. The gain of Time Amplifier is improved by using the delay time difference between two inverters. It is implemented in $0.13{\mu}m$ CMOS process and the die area is $800{\mu}m{\times}850{\mu}m$ Current consumption is 12 mA at the supply voltage of 1.2 V. The resolution and input range of the proposed TDC are 0.357 ps and 200 ps, respectively.

본 논문에서는 디지털 위상동기루프에서 사용하는 고해상도와 넓은 입력 범위를 가지는 2 단계 시간-디지털 변환기(TDC)구조를 제안한다. 디지털 위상동기루프에서 디지털 오실레이터의 출력 주파수와 기준 주파수와의 위상 차이를 비교하는데 사용하는 TDC는 고해상도로 구현되어야 위상고정루프의 잡음 특성을 좋게 한다. 기존의 TDC의 구조는 인버터로 구성된 지연 라인으로 이루어져 있어 그 해상도는 지연 라인을 구성하는 인버터의 지연 시간에 의해 결정되며, 이는 트랜지스터의 크기에 의해 결정된다. 따라서 특정 공정상에서 TDC의 해상도는 어느 값 이상으로 높일 수 없는 문제점이 있다. 본 논문에서는 인버터보다 작은 값의 지연 시간을 구현하기 위해 위상-인터폴레이션 기법을 사용하였으며, 시간 증폭기를 사용하여 작은 지연 시간을 큰 값으로 증폭하여 다시 TDC에 입력하는 2 단계로 구성하여 고해상도의 TDC를 설계하였다. 시간 증폭기의 이득에 영향을 주는 두 입력의 시간 차이를 작은 값으로 구현하기 위해 지연 시간이 다른 두 인버터의 차이를 이용하여 매우 작은 값의 시간 차이를 구현하여 시간증폭기의 성능을 높였다. 제안하는 TDC는 $0.13{\mu}m$ CMOS 공정으로 설계 되었으며 전체 면적은 $800{\mu}m{\times}850{\mu}m$이다. 1.2 V의 공급전압에서 12 mA의 전류를 사용하며 0.357 ps의 해상도와 200 ps의 입력 범위를 가진다.

Keywords

References

  1. Staszewski. R.B., Balsara. P.T., "Phase-domain all-digital phase-locked loop", IEEE Trans. on Circuits and Systems II Express Briefs, Vol. 52, Issue 3, pp. 159-163, March 2005. https://doi.org/10.1109/TCSII.2004.842067
  2. Dudek. P., Szczepanski, S., Hatfield. J.V., "A high-resolution CMOS time-to-digital converter utilizing a Vernier delay line", IEEE J.Solid-State Circuits, Vol. 35, Issue 2, pp. 240-247, February. 2000. https://doi.org/10.1109/4.823449
  3. Henzler. S., Koeppe. S., Lorenz. D., Kamp. W., Kuenemund. R., Schmitt-Landsiedel. D., "A Local Passive Time Interpolation Concept for Variation-Tolerant High-Resolution Time-to- Digital Conversion", IEEE J. Solid-State Circuits, Vol. 43, Issue 7, pp. 1666-1676, July 2008 https://doi.org/10.1109/JSSC.2008.922712
  4. Minjae Lee, Abidi. A.A., "A 9 b, 1.25 ps Resolution Coarse-Fine Time-to-Digital Converter in 90 nm CMOS that Amplifies a Time Residue", IEEE J. Solid-State Circuits, Vol. 43, Issue 4, pp. 769-777, April 2008. https://doi.org/10.1109/JSSC.2008.917405
  5. Tonietto, R., Zuffetti, E., Castello, R., Bietti, I., "A 3MHz Bandwidth Low Noise RF All Digital PLL with 12ps Resolution Time to Digital Converter", Solid-State Circuits Conference, 2006. ESSCIRC 2006. Proceedings of the 32nd European, pp. 150-153, September, 2006.
  6. Minjae Lee, Heidari. M. E., Abidi. A. A., "A Low-Noise Wideband Digital Phase-Locked Loop Based on a Coarse-Fine Time-to-Digital Converter With Subpicosecond Resolution", IEEEJ.Solid-State Circuits, Vol. 44, Issue 10, pp. 2808-2816, October. 2009. https://doi.org/10.1109/JSSC.2009.2028753