배터리 관리 시스템을 위한 9-b 2MS/s 사이클릭 폴딩 ADC

A 9-b 2MS/s Cyclic Folding ADC for Battery Management Systems

  • 권민아 (동국대학교 반도체과학과) ;
  • 김대윤 (동국대학교 반도체과학과) ;
  • 송민규 (동국대학교 반도체과학과)
  • Kwon, Min-A (Dept. of Semiconductor Science, Dongguk Univ.) ;
  • Kim, Dae-Yun (Dept. of Semiconductor Science, Dongguk Univ.) ;
  • Song, Min-Kyu (Dept. of Semiconductor Science, Dongguk Univ.)
  • 투고 : 2011.11.17
  • 심사 : 2012.03.02
  • 발행 : 2012.03.25

초록

본 논문에서는 모바일 정보기기의 배터리 전력 관리를 제어하는 IBS(Intelligent Battery sensor), BMS(Battery Management System) 등의 PMIC(Power Management IC) 기술에 적합한 9b 2MHz 사이클릭 폴딩 ADC(Analog-to-Digital Converter)를 제안한다. 제안하는 ADC는 응용기술에 적합한 고해상도를 만족시키는 동시에 폴딩 신호처리를 사용함으로써 고속 동작이 가능하다. 또한 폴딩 블록의 하나의 단만을 반복적으로 순환하는 구조로 설계되기 때문에 전체 크기가 줄어들 뿐 아니라 전력소모도 최소화 할 수 있다. 제안하는 시제품 ADC는 0.35um 2P4M CMOS 공정으로 제작되었으며, 측정된 INL 및 DNL은 각각 ${\pm}1.5/{\pm}1.0\;LSB$ 이내로 들어온 것을 확인하였다. 또한 2MS/s 동작 속도에서 SNDR 및 SFDR 이 각각 최대 48dB, 60dB이고, 전력 소모는 3.3V 전원 전압에서 110mW 이며 제작된 ADC의 칩 면적은 $10mm^2$이다.

A 9b MS/s CMOS cyclic folding A/D converter (ADC) for intelligent battery sensor and battery management systems is proposed. The proposed ADC structure is based on a cyclic architecture to reduce chip area and power consumption. To obtain a high speed ADC performance, further, we use a folding-interpolating structure. The prototype ADC implemented with a 0.35um 2P4M n-well CMOS process shows a measured INL and DNL of maximum 1.5LSB and 1.0LSB, respectively. The ADC demonstrates a maximum SNDR and SFDR of 48dB and 60dB, respectively, and the power consumption is about 110mW at 2MS/s and 3.3V. The occupied active die area is $10mm^2$.

키워드

참고문헌

  1. 양일석, 김종대, 장문규 "친환경 절전형 전력반도체 기술" 전자통신동향분석 제 24권 제 6호, pp. 1-11, 2009년 12월
  2. 김영주, 채희성, 구용서, 임신일, 이승훈 "마이크로 전자 기계 시스템 응용을 위한 12비트 200KHz 0.52mA0.47mm2 알고리즈믹 A/D 변환기" 대한전자공학회 논문지, 43권, SD 편, 제11호, pp. 48-57, 2006년 11월
  3. 이명한, 김용우, 이승훈 "유비쿼터스 환경에서의 센서 인터페이스를 위한 12비트 1KS/s 65uA 0.35um CMOS 알고리즈믹 A/D 변환기" 대한전자공학회 논문지 제 45권 SD 편 제 3호 pp.69-76, 2008년 3월
  4. 김대윤 외, "Offset Self-Calibration 기법을 적용한 1.2V 7-bit 800MSPS folding-Interpolation A/D 변환기의 설계," 대한전자공학회논문지, 제47권 SD 편, 제3호, pp. 18-27, 2010년 3월
  5. Myung-Jun Choe and Band-Sup Song and Kantilal Bacrania, "An 8-b 100-MSample/s CMOS Pipelined Folding ADC," in Proc. of IEEE J. Solid-State Circuits, vol. 36, no. 2, pp. 184-194, Feb. 2001 https://doi.org/10.1109/4.902759
  6. K. Bacrania, "Digital error correction to increase speed of successive approximation," in International Solid State Circuits Conference, pp. 140-141, Feb. 1986
  7. L. M. Devito, "High-speed voltage-to-frequency converter." U. S. patent Number 4,839,653, June 1989