DOI QR코드

DOI QR Code

Floating Memristor Emulator Circuit

비접지형 멤리스터 에뮬레이터 회로

  • Kim, Yongjin (Electronics Department, Chonbuk National University, Intelligent Robots Research Center) ;
  • Yang, Changju (Electronics Department, Chonbuk National University, Intelligent Robots Research Center) ;
  • Kim, Hyongsuk (Electronics Department, Chonbuk National University, Intelligent Robots Research Center)
  • 김용진 (전북대학교 전자공학부, 지능형 로봇 연구 센터) ;
  • 양창주 (전북대학교 전자공학부, 지능형 로봇 연구 센터) ;
  • 김형석 (전북대학교 전자공학부, 지능형 로봇 연구 센터)
  • Received : 2015.04.24
  • Accepted : 2015.07.31
  • Published : 2015.08.25

Abstract

A floating type of memristor emulator which acts like the behavior of $TiO_2$ memristor has been developed. Most of existing memristor emulators are grounded type which is built disregarding the connectivity with other memristor or other devices. The developed memristor emulator is a floating type whose output does not need to be grounded. Therefore, the emulator is able to be connected with other devices and be utilized for the interoperability test with various other circuits. To prove the floating function of the proposed memristor emulator, a Wheatstone bridge is built by connecting 4 memristor emulators in series and parallel. Also this bridge circuit suggest that it is possible to weight calculation of the neural network synapse.

본 연구에서는 $TiO_2$멤리스터와 동일한 동작특성을 갖는 멤리스터 에뮬레이터 회로를 비접지형 회로로 개발하였다. 대부분의 기존 멤리스터 에뮬레이터는 다른 멤리스터나 소자들과의 연결성을 고려하지 않은 접지 식으로 개발된 것들이다. 본 연구에서 개발한 멤리스터 에뮬레이터는 비접지식으로서, 출력 단을 접지할 필요가 없기 때문에 다른 소자들과 연결이 가능하여, 다양한 회로들과의 연결하여 동작을 확인하는데 사용할 수 있다. 개발한 멤리스터 에뮬레이터의 기능을 확인하기 위해서 저항과 직렬로 연결한 회로와 4개의 멤리스터 에뮬레이터를 직렬 및 병렬로 연결한 휘트스톤 브리지 회로를 구성하였다. 또한 이브리지 회로가 신경망 시냅스의 가중치 연산이 가능함을 보였다.

Keywords

References

  1. L. O. Chua, "Memristor-the missing circuit element", IEEE Trans. Circuit Theory, vol. CT-18, no. 5, pp. 507-519, Sep. 1971.
  2. M. Itoh and L. O. Chua, "Memristor cellular automata and memristor discrete-time cellular neural networks", Int. J. Bifurcation. Chaos(IJBC), vol. 19, no. 11, pp. 3605-3656, 2009. https://doi.org/10.1142/S0218127409025031
  3. H. Kim, M. P. Sah, Y. Changju, and L. O. Chua, "Memristor-based multilevel memory", in Proc. 12th Int. Workshop Cellular Nanoscale Netw. Appl., Feb. 2010, DOI: 10.1109/CNNA.2010.5430320.
  4. Q. Xia, W. Robinett, M. W. Cumbie, N. Banerjee, T. J. Cardinali, J. J. Yang, W. Wu, X. Li, W.M. Tong, D. B. Strukov, G. S. Snider, G. Medeiros-Ribeiro, and R. S. Williams, "Memristor CMOS hybrid integrated circuits for reconfigurable logic", Nano Lett. , vol. 9, no. 10, pp. 3640-3645, Sep. 1, 2009, DOI: 10.1021/nl901874j.
  5. S. H. Jo, T. Chang, I. Ebong, B. B. Bhadviya, P. Mazumder, and W. Lu, "Nanoscale memristor device as synapse in neuromorphic systems", Nano Lett., pp. 1297-1301, 2010, DOI: 10.1021/nl904092h.
  6. H. Kim, M. P. Sah, Y, Changju, and L. O. Chua, "Memristor Bridge Synapses", Proceedings of the IEEE, Vol. 100, No. 6, June 2012.
  7. Hyongsuk Kim, Maheshwar Pd. Sah, Changju Yang, Seongik Cho, and Leon O. Chua "Memristor Emulator for Memristor Circuit Applications", IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS : REGULAR PAPERS, VOL. 59, NO. 10, OCTOBER 2012
  8. D. B. Strukov, G. S. Snider, D. R. Stewart, and R. S. Williams, "The missing memristor found," Nature, vol. 453, pp. 80-83, 2008. https://doi.org/10.1038/nature06932
  9. Hyuncheol Choi, Sedong Park, Changju Yang, and Hyongsuk Kim, "Linearization Effect of Weight Programming about Time in Memristor Bridge Synapse", Journal of The Institute of Electronics and Information Engineers of Korea, Vol.52, NO.4, April 2015.
  10. Ram Kaji Budhathoki, Maheshwar Pd. Sah, Juhong Kim, and Hyongsuk Kim,"Analysis of Electrical Features of Serially and Parallelly connected Memristor Circuits", Journal of The Institute of Electronics and Information Engineers of Korea. SD, Vol.49, NO.5, May 2012.