A New RF Test Circuit on a DFT Technique

DFT 방법을 위한 새로운 고주파 검사 회로

  • Published : 2006.05.01

Abstract

This paper presents a new RF testing scheme based on a design-for-testability (DFT) method for measuring functional specifications of RF integrated circuits (IC). The proposed method provides input impedance. gain, noise figure. input voltage standing wave ratio (VSWR) and output signal-to-noise ratio (SNR) of a low noise amplifier (LNA). The RF test scheme is based on theoretical expressions that produce the actual RF device specifications by output DC voltages from the DR chip.

본 논문에서는 성능 변수들을 측정하기 위해 검사용 설계 (design-for-testability, DFT) 방법을 기초로한 새로운 고주파 검사 회로를 제안한다. 이러한 기술은 저잡음 증폭기 (LNA)의 입력 임피던스, 이득, 잡음지수, 입력 전압 정재파비 (VSWR) 및 출력 신호대 잡음비 (SNR)를 제공한다. 이러한 고주파 경사 방식은 DR 칩에서 측정된 출력 DC 전압과 이론적인 수식을 이용하여 실제 고주파 소자의 중요 사양을 산출할 수 있다.

Keywords